講演抄録/キーワード |
講演名 |
2006-03-10 13:35
リコンフィギュラブル技術によるリードソロモン復号化回路の設計 ○田中照人・畑田浩二・小西徹也・小田島賢和・神戸尚志(近畿大) エレソ技報アーカイブへのリンク:ICD2005-245 |
抄録 |
(和) |
リードソロモン符号は高度な訂正能力を持つ反面、処理に複雑な演算を多用するために回路は大規模となり、並列化が難しいことから処理速度は遅くなるといった欠点がある。そこで、近年注目されている動的再構成可能なプロセッサを用いることにより処理速度の高速化や、回路の小規模化を図る。 |
(英) |
Reed-Solomon Decoder can correct continued errors and it has been a popular technology for various devices such as communication, hard disk, and DVD. This paper proposes acceleration and reduction of circuit scale of Reed-Solomon Decoder using "Dynamically Reconfigurable Processor " and evaluates its performance. |
キーワード |
(和) |
リードソロモン復号化 / 動的再構成可能なプロセッサ / DAPDNA-2 / / / / / |
(英) |
Reed-Solomon Decoder / Dynamically Reconfigurable Processor / DAPDNA-2 / / / / / |
文献情報 |
信学技報, vol. 105, no. 645, VLD2005-128, pp. 37-42, 2006年3月. |
資料番号 |
VLD2005-128 |
発行日 |
2006-03-03 (VLD, ICD) |
ISSN |
Print edition: ISSN 0913-5685 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
エレソ技報アーカイブへのリンク:ICD2005-245 |