講演抄録/キーワード |
講演名 |
2007-07-26 10:45
90nm CMOSプロセスを用いた6bit 3.5GS/s 0.9V 98mW フラッシュA/Dコンバータ ○出口和亮・諏訪尚子・伊藤正雄・熊本敏夫・三木隆博(ルネサステクノロジ) ICD2007-42 エレソ技報アーカイブへのリンク:ICD2007-42 |
抄録 |
(和) |
90nm CMOSプロセスを用いて開発した6bit 3.5GS/sフラッシュA/Dコンバータについて発表する。レプリカ回路を用いたバイアス手法によって実現される低電圧用クランプダイオード負荷回路、オーバードライブリカバリ加速用キャパシタの導入によって、低電圧、高速動作を実現した。さらにランダムオフセット、占有面積、システマティックオフセットを考慮したインターポレーションファクタの最適化を行った。本A/Dコンバータを試作、評価した結果、1GS/s以上で動作可能な6ビットA/Dコンバータの中で、最高の電力効率を達成した。 |
(英) |
A 6-bit 3.5-GS/s flash ADC is fabricated in a 90nm CMOS process. A clamp diode with a replica biasing and an acceleration capacitor are introduced for high-speed overdrive recovery. Interpolation factor is optimized considering random offset, systematic offset and active area. The 3.5-GS/s ADC consumes 98mW with 0.9V power supply. Its SNDR is 31.18dB with Nyquist frequency input. |
キーワード |
(和) |
A/D変換機 / フラッシュ / アベレージング / インターポレーション / / / / |
(英) |
A/D Converter / Flash / Averaging / Interpolaiotn / / / / |
文献情報 |
信学技報, vol. 107, no. 163, ICD2007-42, pp. 29-34, 2007年7月. |
資料番号 |
ICD2007-42 |
発行日 |
2007-07-19 (ICD) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
ICD2007-42 エレソ技報アーカイブへのリンク:ICD2007-42 |