講演抄録/キーワード |
講演名 |
2012-11-28 13:25
3次元FPGAアレイHPCシステムVocaliseの性能評価 ○集 祐介・黎 江・久保泰正・田向 権・関根優年(東京農工大) VLD2012-94 DC2012-60 |
抄録 |
(和) |
400万システムゲート規模のFPGAを搭載し3次元方向に外部入出力端子を有す10cm角のカードを作成し,その基本動作は確認済みである.このカードを3次元アレイ状に接続した High Performance Computing(HPC)システム Virtual Object by Configurable Array of Little Scalable Engine (Vocalise)を構築している.本報告では,このHPCシステムの通信回路について述べる.また,実際に本システム上にポアソン方程式演算回路を実装し,システム全体の演算性能と消費電力を測定した結果についても報告する. |
(英) |
We have developed a 10cm square card with a three-dimensional I/O that installed a 4 million system gate scale FPGA and have already confirmed its basic operation. We are building a High Performance Computing (HPC) system constituted by connecting the card in the shape of a three-dimensional array. We called that HPC system as a Virtual Object by Configurable Array of Little Scalable Engine (Vocalise). In this report, the communication circuit of this HPC system is described. In addition, we implement a Poisson's equation arithmetic circuit on the system, and report its operation performance and power consumption. |
キーワード |
(和) |
Vocalise / FPGAアレイ / Reconfigurable HPC / ポアソン方程式 / / / / |
(英) |
Vocalise / FPGA-Array / Reconfigurable HPC / Poisson's equation / / / / |
文献情報 |
信学技報, vol. 112, no. 320, VLD2012-94, pp. 201-206, 2012年11月. |
資料番号 |
VLD2012-94 |
発行日 |
2012-11-19 (VLD, DC) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2012-94 DC2012-60 |