お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2012-11-28 10:55
Dual-Rail RSLメモリ方式を利用したサイドチャネル攻撃耐性を有するAES暗号回路
橋本祐樹汐崎 充久保田貴也藤野 毅立命館大CPM2012-120 ICD2012-84 エレソ技報アーカイブへのリンク:CPM2012-120 ICD2012-84
抄録 (和) 安全な暗号回路の設計には電力解析攻撃等のサイドチャネル攻撃耐性を考慮する必要がある.我々は消費電力を入出力値に依存せず均一化することができ,なおかつ乱数マスクを掛けられた入出力で演算ができる“Dual-Rail RSL メモリ”を用いた電力解析攻撃対策技術を提案してきた.本方式を適用したAES暗号回路を0.18μmCMOSプロセスで設計・試作した結果,回路面積900,191μm2・消費電力22.24nJとなり,他の対策回路と比較して小面積・低消費電力を実現した.また,電力解析攻撃に対する耐性評価を行った結果,100万波形の消費電力パターンを用いても秘密鍵の特定ができず,高い耐タンパ性が得られたことを報告する. 
(英) Tamper LSI design methodology has to be applied in order to implement secure cryptographic circuit, which is resistant to side-channel attacks such as PA (Power Analysis). We have proposed the PA-resistant countermeasure called the “dual-rail RSL memory”. On the cryptographic circuit using this scheme, the dual-rail complementary approach is used to consume constant power regardless of input/output values. And, the masking technique is used to hide correlations between the secret key and the power consumptions. A prototype AES chip was designed and fabricated with a 0.18μm CMOS technology. The circuit area and the power consumption during one encryption operation are 900,191 um2 and 22.24 nJ, respectively, and the proposed scheme achieves low area and low power compared with other countermeasures. In addition, the number of traces in order to disclose all secret byte keys is over 106, and the sufficient resistance against PA is demonstrated in the experimental results.
キーワード (和) サイドチャネル攻撃 / AES / DPA / CPA / Dual-Rail RSLメモリ / / /  
(英) Side-Channel Attack / AES / DPA / CPA / Dual-Rail RSL Memory / / /  
文献情報 信学技報, vol. 112, no. 324, ICD2012-84, pp. 43-48, 2012年11月.
資料番号 ICD2012-84 
発行日 2012-11-20 (CPM, ICD) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード CPM2012-120 ICD2012-84 エレソ技報アーカイブへのリンク:CPM2012-120 ICD2012-84

研究会情報
研究会 VLD DC IPSJ-SLDM CPSY RECONF ICD CPM  
開催期間 2012-11-26 - 2012-11-28 
開催地(和) 九州大学百年講堂 
開催地(英) Centennial Hall Kyushu University School of Medicine 
テーマ(和) デザインガイア2012 -VLSI設計の新しい大地- 
テーマ(英) Design Gaia 2012 -New Field of VLSI Design- 
講演論文情報の詳細
申込み研究会 ICD 
会議コード 2012-11-VLD-DC-SLDM-CPSY-RECONF-ICD-CPM 
本文の言語 日本語 
タイトル(和) Dual-Rail RSLメモリ方式を利用したサイドチャネル攻撃耐性を有するAES暗号回路 
サブタイトル(和)  
タイトル(英) AES Cryptographic Circuit utilizing Dual-Rail RSL Memory Technique 
サブタイトル(英)  
キーワード(1)(和/英) サイドチャネル攻撃 / Side-Channel Attack  
キーワード(2)(和/英) AES / AES  
キーワード(3)(和/英) DPA / DPA  
キーワード(4)(和/英) CPA / CPA  
キーワード(5)(和/英) Dual-Rail RSLメモリ / Dual-Rail RSL Memory  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 橋本 祐樹 / Yuki Hashimoto /
第1著者 所属(和/英) 立命館大学大学院 (略称: 立命館大)
Ritsumeikan University (略称: Ritsumeikan Univ.)
第2著者 氏名(和/英/ヨミ) 汐崎 充 / Mitsuru Shiozaki /
第2著者 所属(和/英) 立命館大学大学院総合理工学研究機構 (略称: 立命館大)
Research Organization of Science and Engineering, Ritsumeikan University (略称: Ritsumeikan Univ.)
第3著者 氏名(和/英/ヨミ) 久保田 貴也 / Takaya Kubota /
第3著者 所属(和/英) 立命館大学大学院総合理工学研究機構 (略称: 立命館大)
Research Organization of Science and Engineering, Ritsumeikan University (略称: Ritsumeikan Univ.)
第4著者 氏名(和/英/ヨミ) 藤野 毅 / Takeshi Fujino /
第4著者 所属(和/英) 立命館大学 (略称: 立命館大)
Ritsumeikan University (略称: Ritsumeikan Univ.)
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2012-11-28 10:55:00 
発表時間 25分 
申込先研究会 ICD 
資料番号 CPM2012-120, ICD2012-84 
巻番号(vol) vol.112 
号番号(no) no.323(CPM), no.324(ICD) 
ページ範囲 pp.43-48 
ページ数
発行日 2012-11-20 (CPM, ICD) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会