お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2013-11-18 00:00
[ポスター講演]レジスタの並び替えによる確率振幅の選択を行うハードウェア量子回路シミュレータアーキテクチャ
松山美紀横尾優美中西正樹山形大
抄録 (和) 量子アルゴリズムの性能を評価する上で、古典計算機を用いた量子回路シミュレーションは重要である。量子計算はある種の並列計算とみなすことができるため、並列処理に適したハードウェアを用いて量子回路をシミュレーションすることにより高速化が期待できる。本稿ではユニタリ演算を行う部分空間に応じて確率振幅を格納したレジスタを並べ替える手法により、大規模なマルチプレクサを使用することなく量子回路のシミュレーションを行うアーキテクチャを提案する。 
(英) Quantum circuit simulators play an important role when we evaluate quantum algorithms. Quantum computation can be regarded as a parallel computation in some sense, and thus, it is suitable to implement the simulator on a hardware, which can process a lot of operations in parallel. In this paper, we propose the register reordering method that shifts and swaps registers containing probability amplitudes so that we can easily pick up probability amplitudes of target basis states to which a quantum gate is applied. This reduces the number of large multiplexers and improves clock frequency.
キーワード (和) 量子回路シミュレータ / ハードウェアシミュレータ / 省面積回路 / / / / /  
(英) quantum circuit simulator / hardware simulator / small sized circuits / / / / /  
文献情報 信学技報
資料番号  
発行日  
ISSN  
PDFダウンロード

研究会情報
研究会 QIT  
開催期間 2013-11-18 - 2013-11-19 
開催地(和) 早稲田大学 
開催地(英) Waseda Univ. 
テーマ(和) 量子情報, 一般 
テーマ(英) Quantum Information 
講演論文情報の詳細
申込み研究会 QIT 
会議コード 2013-11-QIT 
本文の言語 日本語 
タイトル(和) レジスタの並び替えによる確率振幅の選択を行うハードウェア量子回路シミュレータアーキテクチャ 
サブタイトル(和)  
タイトル(英) A Hardware Quantum Circuit Simulator Architecture based on Register Reordering 
サブタイトル(英)  
キーワード(1)(和/英) 量子回路シミュレータ / quantum circuit simulator  
キーワード(2)(和/英) ハードウェアシミュレータ / hardware simulator  
キーワード(3)(和/英) 省面積回路 / small sized circuits  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 松山 美紀 / Miki Matsuyama / マツヤマ ミキ
第1著者 所属(和/英) 山形大学 (略称: 山形大)
Yamagata University (略称: Yamagata Univ.)
第2著者 氏名(和/英/ヨミ) 横尾 優美 / Yumi Yokoo / ヨコオ ユミ
第2著者 所属(和/英) 山形大学 (略称: 山形大)
Yamagata University (略称: Yamagata Univ.)
第3著者 氏名(和/英/ヨミ) 中西 正樹 / Masaki Nakanishi / ナカニシ マサキ
第3著者 所属(和/英) 山形大学 (略称: 山形大)
Yamagata University (略称: Yamagata Univ.)
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2013-11-18 00:00:00 
発表時間 分 
申込先研究会 QIT 
資料番号  
巻番号(vol) vol. 
号番号(no)  
ページ範囲  
ページ数  
発行日  


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会