講演抄録/キーワード |
講演名 |
2022-11-16 11:25
閾値の異なる量子化器を並列化したΔΣ変調回路を用いたディジタルRF信号発生器のSNR改善 ○水谷浩之・早馬道也・萩原達也・中溝英之(三菱電機) MW2022-125 |
抄録 |
(和) |
近年のFPGAの高速化により、アナログのアップコンバータを削除してディジタル回路から直接RF信号を出力するディジタルRF信号発生器の送信機への適用が検討されている。しかし、ΔΣ変調などを用いてFPGAが出力できる1ビット信号へ変換する際に、送信信号に量子化雑音が付加されSNRが劣化するため、送信信号のSNR改善が課題となる。本報告では、ディジタル回路内部のΔΣ変調回路を構成する1ビット量子化器を複数並列化し、各1ビット量子化器の閾値を異なる値に設定したうえで、各1ビット量子化器を介してディジタル回路から出力する複数の1ビット信号をアナログ合成器で合成することにより、相対的に量子化雑音を低減する構成を提案する。提案構成のSNR改善効果を解析により定量的に示し、シミュレーションおよび実験によりSNRが理論値通りに向上することを示した。 |
(英) |
With the recent increase in the speed of FPGAs, the application of a digital RF signal generator to a transmitter is being studied. In this transmitter, the analog up-converter is removed, and the RF signal is output directly from the digital circuit. However, in converting the RF signal to the 1-bit signal by delta-sigma modulation in the digital circuit, quantization noise is added to the transmit signal and the SNR is degraded. Therefore, the challenge is to improve the SNR of the transmitted signal from the digital RF signal generator. In this report, we propose a configuration that relatively reduces the quantization noise by parallelizing multiple 1-bit quantizers in the delta-sigma modulator. The proposed configuration sets each threshold of the 1-bit quantizers to different values and combines multiple 1-bit signals output from the digital circuit via each 1-bit quantizer with an analog combiner. The effect of the proposed configuration on the SNR improvement was quantitatively demonstrated by analysis, and the SNR improvement was verified by simulation and measurement as per the theory. |
キーワード |
(和) |
ΔΣ変調 / 信号発生器 / RF / SNR / / / / |
(英) |
Delta-Sigma Modulation / Signal Generator / RF / SNR / / / / |
文献情報 |
信学技報, vol. 122, no. 250, MW2022-125, pp. 85-89, 2022年11月. |
資料番号 |
MW2022-125 |
発行日 |
2022-11-08 (MW) |
ISSN |
Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
MW2022-125 |