講演抄録/キーワード |
講演名 |
2022-11-30 15:10
軽量なワンタイムパスワード認証方式を用いたJTAGアクセス機構のFPGA実装と面積評価 ○岡本 悠・馬 竣・王 森レイ・甲斐 博・高橋 寛(愛媛大)・清水明宏(高知工科大) VLD2022-48 ICD2022-65 DC2022-64 RECONF2022-71 |
抄録 |
(和) |
サイバーフィジカルシステム(CPS)を実現するためには,実世界におけるエッジデバイスの耐故障およびセキュリティの保証が必要不可欠である.耐故障性向上のためには,デバイス内部にアクセスできるJTAGポートを利用した遠隔テストが必要である.しかしながら,JTAGポートがサイバー攻撃の端緒となる恐れがあるため,JTAG機構へのセキュリティ対策が必要不可欠である.本研究では,エッジデバイスを対象として,極めて小さい処理負荷で暗号鍵の配送が実現できるワンタイムパスワード認証方式SAS-L2を用いた軽量なJTAG認証機構を提案する.さらにFPGAにおいてその実装および動作検証を行う.FPGAにおける実装結果から,提案法は既存の暗号化手法と比べ,ハードウェアコストを抑えて,ワンタイムパスワード認証機能を実現できることを示した. |
(英) |
When building a cyber-physical system (CPS), it is essential to guarantee the fault tolerance and security of edge devices in the real world. Remote testing using JTAG ports that can access the inside of devices is necessary to improve fault tolerance. However, since the JTAG port may be a backdoor to cyber-attacks, it is essential to take security measures for the JTAG. In this study, we propose a lightweight JTAG authentication mechanism for edge devices using SAS-L2, a one-time password authentication scheme that can deliver cryptographic keys with a very small processing load. The implementation results on FPGA show that the proposed method can realize the one-time password authentication function with lower hardware cost than existing cryptographic methods. |
キーワード |
(和) |
サイバーフィジカルシステム(CPS) / JTAG / バウンダリスキャン / セキュリティ / SAS-L2 / FPGA / / |
(英) |
Cyber Physical System(CPS) / JTAG / Boundary Scan / Security / SAS-L2 / FPGA / / |
文献情報 |
信学技報, vol. 122, no. 285, DC2022-64, pp. 168-173, 2022年11月. |
資料番号 |
DC2022-64 |
発行日 |
2022-11-21 (VLD, ICD, DC, RECONF) |
ISSN |
Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2022-48 ICD2022-65 DC2022-64 RECONF2022-71 |