11月26日(水) 午前 リコンフィギャラブルシステムアーキテクチャ 座長: 谷川一哉(広島市大) 09:15 - 10:30 |
(1) RECONF |
09:15-09:40 |
マルチFPGAシステムにおける演算パイプラインの自動設計の実現に向けた研究 |
○平井裕介・喜屋武克樹・新垣 誠(琉球大)・天野英晴(慶大)・藤田直行(JAXA)・長名保範(琉球大) |
(2) RECONF |
09:40-10:05 |
数値演算における多次元FPGAアレイHPC system-Vocaliseの実装と性能評価 |
○黎 江・久保泰正・横田 怜・荻島裕一・関根優年(東京農工大) |
(3) RECONF |
10:05-10:30 |
リコンフィギャラブルアーキテクチャのためのバックゲートバイアス印加時間解析 |
○奥原 颯・天野英晴(慶大) |
|
10:30-10:45 |
休憩 ( 15分 ) |
11月26日(水) 午前 リコンフィギャラブルシステム応用 座長: 三好健文 (イーツリーズ・ジャパン) 10:45 - 12:00 |
(4) RECONF |
10:45-11:10 |
3次元FPGAアレイ"Vocalise"を用いたhw/sw複合体による移動体システム |
○久保泰正・黎 江・横田 怜・荻島裕一・関根優年(東京農工大) |
(5) RECONF |
11:10-11:35 |
Vocaliseによる特徴領域を学習する認識システム |
○横田 怜・黎 江・久保泰正・関根優年(東京農工大) |
(6) RECONF |
11:35-12:00 |
HOG特徴を用いた人検出システムにおける効率的なFPGA資源割り当てに関する一考察 |
○大石将仁・柴田裕一郎・小栗 清(長崎大) |
11月26日(水) 午後 フェロー就任記念講演 座長: 村岡 道明 (高知大) 13:30 - 14:30 |
(7) |
13:30-14:30 |
[フェロー記念講演]プロセッサ設計自動化技術と医療機器への応用
○今井正治(大阪大) |
|
14:30-14:45 |
休憩 ( 15分 ) |
11月26日(水) 午後 回路・物理設計 座長: 小平行秀(会津大) 14:45 - 16:00 |
(8) DC |
14:45-15:10 |
TSV故障検出回路の制御部改良および観測部における面積削減の検討 |
○宮本陽平・四柳浩之・橋爪正樹(徳島大) |
(9) VLD |
15:10-15:35 |
アナログフロアプランにおける階層構造制約を考慮した解析的配置手法 |
○中武繁寿(北九州市大) |
(10) VLD |
15:35-16:00 |
RTNを考慮したSRAM不良確率の高速計算 |
○粟野皓光・廣本正之・佐藤高史(京大) |
|
16:00-16:15 |
休憩 ( 15分 ) |
11月26日(水) 午後 設計事例 座長: 横山昌生(シャープ) 16:15 - 17:55 |
(11) VLD |
16:15-16:40 |
k近傍法に基づいた高速処理かつ低消費電力汎用パターン認識プロセッサ |
○山崎翔悟・赤澤智信・安 豊偉・マタウシュ ハンス ユルゲン(広島大) |
(12) VLD |
16:40-17:05 |
運転者支援のためのリアルタイム道路標識検出処理のFPGA実装 |
○山本真晴・Anh-Tuan Hoang・小出哲士(広島大) |
(13) VLD |
17:05-17:30 |
大腸NBI拡大内視鏡画像診断支援のためのVisual Word特徴量変換アーキテクチャ |
○杉 幸樹・小出哲士・Anh-Tuan Hoang・岡本拓巳・清水達也・玉木 徹・Bisser Raytchev・金田和文・小南陽子・吉田成人・田中信治(広島大) |
(14) VLD |
17:30-17:55 |
大腸内視鏡診断支援のためのSupport Vector Machineを用いたタイプ識別ハードウェアの設計 |
○岡本拓巳・小出哲士・Anh-Tuan Hoang・杉 幸樹・清水達也・玉木 徹・Bisser Raytchev・金田和文・小南陽子・吉田成人・田中信治(広島大) |
11月26日(水) 午前 タイミング設計手法 座長: 峯岸孝行(三菱電機) 09:15 - 10:30 |
(15) VLD |
09:15-09:40 |
タイミングエラーへの耐性を持つフリップフロップ設計 |
○鈴木大渡・史 又華・戸川 望(早大)・宇佐美公良(芝浦工大)・柳澤政生(早大) |
(16) VLD |
09:40-10:05 |
タイミングエラー予測回路による再構成可能デバイス上でのデータ依存最適化回路設計 |
○川村一志・阿部晋矢・史 又華・柳澤政生・戸川 望(早大) |
(17) VLD |
10:05-10:30 |
回路面積を考慮したSuspicious Timing Error Prediction回路の挿入位置決定手法の改良と評価 |
○吉田慎之介・史 又華・柳澤政生・戸川 望(早大) |
|
10:30-10:45 |
休憩 ( 15分 ) |
11月26日(水) 午前 組み込みハードウエア 座長: 戸川 望(早大) 10:45 - 12:00 |
(18) |
10:45-11:10 |
同一命令セットヘテロジニアスマルチコアに適したリアルタイムシステム向けタスクマイグレーション手法
○岩田 淳・高瀬 英希・高木 一義・高木 直史(京都大) |
(19) |
11:10-11:35 |
割込みハンドラのハードウェア化を実現するシステムレベル設計手法
○安藤 友樹・本田 晋也・高田 広章・枝廣 正人(名古屋大) |
(20) |
11:35-12:00 |
システムレベル設計における制御システム向けプロファイル機構
○繆 同徳・安藤 友樹・本田 晋也・高田 広章・枝廣 正人(名古屋大) |
11月26日(水) 午後 並列化アルゴリズム 座長: 三吉貴史(富士通研) 14:45 - 16:00 |
(21) CPSY |
14:45-15:10 |
ストリームデータ処理の低レイテンシ化のためのヒープデータ操作のパイプライン化方式の開発と評価 |
○藤川義文・本村哲朗・松村忠幸(日立) |
(22) CPSY |
15:10-15:35 |
Triangle Countingのための大規模グラフ分割手法 |
○平野竜洋・高前田伸也・姚 駿・中島康彦(奈良先端大) |
(23) CPSY |
15:35-16:00 |
最短経路探索の並列化と各種プラットホームによる性能比較 |
○紅林修斗・高前田伸也・姚 駿・中島康彦(奈良先端大) |
|
16:00-16:15 |
休憩 ( 15分 ) |
11月26日(水) 午後 演算器・設計手法 座長: 中島康彦(奈良先端大) 16:15 - 17:05 |
(24) CPSY |
16:15-16:40 |
2つの浮動小数点倍精度加算器を用いた仮数部104ビット拡張倍精度加算器 |
○矢高裕之・高木直史・高木一義(京大) |
(25) CPSY |
16:40-17:05 |
2つの浮動小数点積和演算器を用いた複素数乗算器 |
○高田雄平・高木直史・高木一義(京大) |
11月26日(水) 午前 回路設計手法 座長: 中武 繁寿(北九州市大) 10:45 - 12:00 |
(26) VLD |
10:45-11:10 |
タイミング制約を含んだ回路記述方式とその意味論 |
○西村俊二・尼崎太樹・末吉敏則(熊本大) |
(27) VLD |
11:10-11:35 |
一般同期方式における低電力化と高速化を実現するためのテクノロジーマッピング手法 |
○川口純樹・小平行秀(会津大) |
(28) VLD |
11:35-12:00 |
65nm薄膜BOX-SOIとバルクプロセスにおけるSETパルス幅の電圧依存性の評価 |
○曽根崎詠二・張 魁元・古田 潤・小林和淑(京都工繊大) |
11月26日(水) 午後 タイミング設計手法 座長: 原祐子(東工大) 14:45 - 16:00 |
(29) VLD |
14:45-15:10 |
FPGAの配線遅延特性を利用したフロアプラン指向高位合成手法 |
○藤原晃一・柳澤政生・戸川 望(早大) |
(30) VLD |
15:10-15:35 |
HDRアーキテクチャを対象とした製造ばらつき耐性と低レイテンシを両立可能なマルチシナリオ高位合成手法 |
○井川昂輝・阿部晋矢・柳澤政生・戸川 望(早大) |
(31) VLD |
15:35-16:00 |
集合対間配線における総配線長および配線長差の削減手法 |
○中谷勇太・高橋篤司(東工大) |
|
16:00-16:15 |
休憩 ( 15分 ) |
11月26日(水) 午後 ディペンダブル 座長: 小林和淑(京都工繊大) 16:15 - 17:55 |
(32) VLD |
16:15-16:40 |
DTMOSを用いたサブスレッショルド回路の高速化設計 |
○福留祐治・史 又華・戸川 望(早大)・宇佐美公良(芝浦工大)・柳澤政生(早大) |
(33) VLD |
16:40-17:05 |
エラートレラントアプリケーションのための論理合成におけるドントケア拡大について |
○稲岡智哉・市原英行・岩垣 剛・井上智生(広島市大) |
(34) VLD |
17:05-17:30 |
耐ソフトエラーデータパス回路の最適設計のためのチェック変数選択 |
○呉 政訓・金子峰雄(北陸先端大) |
(35) VLD |
17:30-17:55 |
ハードウェアトロイに含まれるネットに着目したハードウェアトロイ検出手法 |
○大屋 優・史 又華・柳澤政生・戸川 望(早大) |
11月27日(木) 午前 ポスターセッション 09:30 - 11:30 |
(36) |
09:30-11:30 |
ポスターセッション
(担当幹事:CPCY)
ポスター発表一覧
(別途掲載) |
11月27日(木) 午後 基調講演(1) 座長: 澁谷 利行(富士通研) 13:30 - 14:30 |
(37) 共通 |
13:30-14:30 |
[招待講演]体内埋め込み型医療機器のMR安全性の現状と展望 |
○黒田 輝(東海大) |
|
14:30-14:45 |
休憩 ( 15分 ) |
11月27日(木) 午後 基調講演(2) 座長: 吉河 武文(パナソニック) 14:45 - 15:45 |
(38) 共通 |
14:45-15:45 |
[招待講演]モバイルディスプレイ技術の最新動向と今後の展開 |
○仲島義晴(ジャパンディスプレイ) |
|
15:45-16:00 |
休憩 ( 15分 ) |
11月27日(木) 午後 設計手法(1) 座長: 富田憲範(富士通研) 16:00 - 17:15 |
(39) VLD |
16:00-16:25 |
Timing-Test Scheduling for PDE Tuning Considering Multiple-Path Testability |
○Mineo Kaneko(JAIST) |
(40) |
16:25-16:50 |
複数故障モデルに対する多重故障テストパタン生成
○藤田 昌宏(東京大学)・ミシュチェンコ アラン(カリフォルニア大学バークレー校) |
(41) VLD |
16:50-17:15 |
インデックス生成器合成のためのベクタ対集合の非明示的列挙手法について |
○松永裕介(九大) |
11月27日(木) 午後 セキュリティ 座長: 吉田 毅(広島大) 16:00 - 17:15 |
(42) ICD |
16:00-16:25 |
サイドチャネル情報漏洩対策のための集積回路技術 |
○三浦典之・藤本大介・永田 真(神戸大) |
(43) ICD |
16:25-16:50 |
サイドチャネル攻撃耐性を持つMDR-ROMに統合可能なPUF回路の設計と評価 |
○西村隆志・竹内章浩・汐崎 充・藤野 毅(立命館大) |
(44) ICD |
16:50-17:15 |
ダブルゲート型トランジスタを用いた再構成可能論理回路の設計法 |
○嘉藤淳紀・渡辺重佳・二宮 洋・小林 学・三浦康之(湘南工科大) |
11月27日(木) 午後 FPGAによるアクセラレータ 座長: 山口佳樹 (筑波大) 16:00 - 17:15 |
(45) RECONF |
16:00-16:25 |
FPGAベースASICエミュレータにおける高速シリアル通信機構の設計と評価 |
○岡本隆志・久我守弘・尼崎太樹・飯田全広・末吉敏則(熊本大) |
(46) RECONF |
16:25-16:50 |
hw/sw複合体を用いた音声認識システム |
○荻島裕一・黎 江・横田 怜・久保泰正・関根優年(東京農工大) |
(47) RECONF |
16:50-17:15 |
最適なワードサイズを持つアクセラレータによる有限体演算の高速化 |
○岩崎亜衣子・柴田裕一郎・小栗 清・原澤隆一(長崎大) |
11月28日(金) 午前 ネットワークアーキテクチャ 座長: 山田倫子(富士通) 09:15 - 10:55 |
(48) CPSY |
09:15-09:40 |
Castle of Chipsのためのスケーラブルな高性能積層法 |
○中原 浩・松谷宏紀(慶大)・鯉渕道紘(NII)・天野英晴(慶大) |
(49) CPSY |
09:40-10:05 |
トランスペアレントラッチを用いたNoC向け分散ルータアーキテクチャ |
○安戸僚汰・松谷宏紀(慶大)・鯉渕道紘(NII)・天野英晴・中村維男(慶大) |
(50) CPSY |
10:05-10:30 |
メモリネットワークベースアクセラレータの試作と評価 |
○清水 怜・田ノ元正和・高前田(山崎) 伸也・姚 駿・中島康彦(奈良先端大) |
(51) CPSY |
10:30-10:55 |
メモリネットワークベースアクセラレータを用いた畳み込みニューラルネットワーク処理 |
○田ノ元正和・高前田(山崎) 伸也・姚 駿・中島康彦(奈良先端大) |
|
10:55-11:10 |
休憩 ( 15分 ) |
11月28日(金) 午前 フェロー就任記念講演 座長: 吉永努(電通大) 11:10 - 12:10 |
(52) CPSY |
11:10-12:10 |
[フェロー記念講演]やわらかいハードウェア研究を顧みて ~ リコンフィギャラブルシステムとFPGA ~ |
○末吉敏則(熊本大) |
11月28日(金) 午後 インターコネクト技術(1) 座長: 橋本 昌宜(阪大) 13:30 - 14:30 |
(53) 共通 |
13:30-14:30 |
[招待講演]20-nm CMOSによる1-tap DFE付56Gbpsデータ受信器 |
坂井靖文・柴崎崇之・○檀上 匠・山口久勝・森 俊彦・小柳洋一・田村泰孝(富士通研) |
|
14:30-14:45 |
休憩 ( 15分 ) |
11月28日(金) 午後 インターコネクト技術(2) 座長: 石橋 孝一郎(電通大) 14:45 - 16:25 |
(54) ICD |
14:45-15:35 |
[招待講演]装置内光インターコネクト向け25Gb/s CMOS光トランシーバの開発 |
○竹本享史・山下寛樹・松岡康信(日立) |
(55) ICD |
15:35-16:25 |
[招待講演]30Gb/s光LSIの量産試験向けテスト手法の提案 |
○渡邊大輔(アドバンテスト)・増田 伸(アドバンテスト研) |
11月28日(金) 午前 テスト設計手法 座長: 梶原誠司(九工大) 09:15 - 10:55 |
(56) DC |
09:15-09:40 |
クリティカルエリアに基づくブリッジ故障テスト生成および評価に関する一考察 |
○新井雅之(日大)・中山裕太・岩崎一彦(首都大東京) |
(57) DC |
09:40-10:05 |
キャプチャセーフテストベクトルを利用した低消費電力テスト生成法 |
○平井淳士・細川利典・山内ゆかり・新井雅之(日大) |
(58) DC |
10:05-10:30 |
キャプチャ消費電力削減のためのテストポイント挿入法 |
○高橋慶安・山崎紘史・細川利典(日大)・吉村正義(京都産大) |
(59) DC |
10:30-10:55 |
キャプチャ消費電力削減のためのマルチサイクルキャプチャテスト生成法 |
○山崎紘史・西間木 淳・細川利典(日大)・吉村正義(京都産大) |
11月28日(金) 午後 高位合成 座長: 松永 裕介(九大) 14:45 - 16:25 |
(60) VLD |
14:45-15:10 |
演算の移動度を利用した束データ方式による非同期式回路の電力最適化手法の検討 |
○保坂隼也・齋藤 寛(会津大) |
(61) VLD |
15:10-15:35 |
マルチプレクサ木分割によるフィールドデータ抽出器の構成手法 |
○伊東光希・川村一志・柳澤政生・戸川 望(早大)・田宮 豊(富士通研) |
(62) VLD |
15:35-16:00 |
HDR-mcvを対象とした複数クロックドメインおよび複数電源電圧による低電力化高位合成手法 |
○阿部晋矢・史 又華(早大)・宇佐美公良(芝浦工大/早大)・柳澤政生・戸川 望(早大) |
(63) VLD |
16:00-16:25 |
遅延ばらつき許容量を最適化するRDRアーキテクチャ向け高位合成手法 |
○萩尾勇太・柳澤政生・戸川 望(早大) |
11月28日(金) 午前 設計手法(2) 座長: 島村光太郎 (日立) 09:15 - 10:55 |
(64) VLD |
09:15-09:40 |
不揮発メモリを対象とした最大ハミング距離と最小ハミング距離を制約した符号による書き込み手法のエネルギー評価 |
○古城辰朗・多和田雅師・柳澤政生・戸川 望(早大) |
(65) VLD |
09:40-10:05 |
不揮発メモリの書き込み削減手法のための小面積なエンコーダ/デコーダ回路構成 |
○多和田雅師・木村晋二・柳澤政夫・戸川 望(早大) |
(66) VLD |
10:05-10:30 |
ゲートレベルパイプライン型自己同期回路最適化の検討 |
○伊東 敦・池田 誠(東大) |
(67) VLD |
10:30-10:55 |
メモリをベースにしたマイコン周辺回路用フィールドプログラマブルデバイスのLSI実装 |
○川村嘉郁・岡田尚也・松田吉雄(金沢大)・松村哲哉(日大)・牧野博之(阪工大)・有本和民(岡山県立大) |
11月28日(金) 午後 フォールトトレラント 座長: 吉村正義(京都産大) 14:45 - 16:25 |
(68) DC |
14:45-15:10 |
FPGAにおけるオンチップ遅延測定について |
○安部賢太朗・三宅庸資・梶原誠司・佐藤康夫(九工大) |
(69) DC |
15:10-15:35 |
クラスタ分析を用いた教師あり学習によるLSIのバーイン不良予測の一手法 |
○鉄川彰吾・宮本誠也・大竹哲史(大分大)・中村芳行(ルネサス セミコンダクタ パッケージ&テスト ソリューションズ) |
(70) DC |
15:35-16:00 |
多数決スイッチ回路によるn-フォールトトレラントシステムの諸考察 |
○岩井仁司 |
(71) DC |
16:00-16:25 |
時間的三重化によるソフトエラー耐性向上の解析的評価 |
○土井龍太郎・橋本昌宜・尾上孝雄(阪大) |