1月25日(水) 午前 FPGA応用 座長: 高橋篤司(阪大) 10:00 - 12:05 |
(1) VLD |
10:00-10:25 |
WEBアプリに用いるFPGA用IP:TCP/IP回路 |
○藤田琴子・ベルグシュタイン ナダヴ・田向 権・関根優年(東京農工大) |
(2) VLD |
10:25-10:50 |
シフトレジスタを用いた音声合成回路における声道形状の決定 |
○眞鍋慧太・上垣利果・田向 権・関根優年(東京農工大) |
(3) VLD |
10:50-11:15 |
子音・母音認識システムにおける音声前処理回路 |
○岡本佳太・田向 権・関根優年(東京農工大) |
(4) VLD |
11:15-11:40 |
同期シフトデータ転送による2次元アレイ型トラッキングハードウェア |
○内苑孝俊・大作一矢・露木明宣・Zhu Li・富岡洋一・北澤仁志(東京農工大) |
(5) VLD |
11:40-12:05 |
階層型画像特徴の学習機能を有する画像認識システム |
○有泉政博・小笠原 麦・田向 権・関根優年(東京農工大) |
1月25日(水) 午後 再構成処理とリアルタイム処理 座長: 竹中崇(NEC) 13:30 - 14:45 |
(6) RECONF |
13:30-13:55 |
分割MTMDDs for CFマシンについて |
○中原啓貴(鹿児島大)・笹尾 勤・松浦宗寛(九工大) |
(7) CPSY |
13:55-14:20 |
優先度付きSMTプロセッサにおけるリアルタイム処理用IPC制御機構 |
○金田健佑・松本康平・山崎信行(慶大) |
(8) CPSY |
14:20-14:45 |
ITRON仕様OSのマルチスレッドプロセッサ拡張 |
○上田陸平・藤井 啓・千代浩之・松谷宏紀・山崎信行(慶大) |
1月25日(水) 午後 ネットワーク応用 座長: 梶原 信樹(ルネサスエレクトロニクス) 14:55 - 16:10 |
(1) CPSY |
14:55-15:20 |
多電源可変パイプラインルータにおける電源ドメインサイズの解析 |
○中村武雄・松谷宏紀(慶大)・鯉渕道絋(NII)・宇佐美公良(芝浦工大)・天野英晴(慶大) |
(2) RECONF |
15:20-15:45 |
インピーダンス・リコンフィギュレーションによる超高速信号の信号品質改善の提案 |
○安永守利・島田弘基・秋田翔平・安達拓也・石嶋秀敏・栗原佑輔(筑波大) |
(3) CPSY |
15:45-16:10 |
トラフィック解析によるオンチップルータのバンド幅制御 |
○山崎大輝・松谷宏紀・山崎信行(慶大) |
1月25日(水) 午後 動的再構成とロボット 座長: 山田 晃久(シャープ) 16:20 - 18:00 |
(4) RECONF |
16:20-16:45 |
リコンフィギャラブルプロセッサSTPを用いた省電力ネットワークトポロジの高速近似解法 |
○平尾明子・竹下秀俊・米津 遥・岡本 聡・山中直明(慶大) |
(5) RECONF |
16:45-17:10 |
マルチメディア処理に向けたリコンフィギュラブルプロセッサの実現と評価 |
○林 明日香・山本修一郎・前島英雄(東工大) |
(6) VLD |
17:10-17:35 |
動的再構成可能なSU(3)スピン回路を用いたロボット制御中枢の設計 |
○山崎優作・鈴木拓也・田向 権・関根優年(東京農工大) |
(7) VLD |
17:35-18:00 |
移動型ロボットに統合する知能処理回路 |
○鈴木拓也・山崎優作・田向 権・関根優年(東京農工大) |
1月26日(木) 午前 高位合成と演算応用(1) 座長: 松谷 宏紀(慶応大) 09:00 - 10:15 |
(8) VLD |
09:00-09:25 |
アセンブリコードを中間表現とする高位合成における関数の併合 |
○高島史明・石浦菜岐佐・織野真琴(関西学院大)・冨山宏之(立命館大)・神原弘之(京都高度技研) |
(9) VLD |
09:25-09:50 |
ソフトウェアと再リンク可能なハードウェアの高位合成 |
○織野真琴・石浦菜岐佐(関西学院大)・冨山宏之(立命館大)・高島史明(関西学院大)・神原弘之(京都高度技研) |
(10) RECONF |
09:50-10:15 |
UMLモデル図からハードウェアを設計する手法による実証実験と評価 |
○狩野大樹・山崎亮太(東海大)・清水尚彦(東海大/IP ARCH) |
1月26日(木) 午前 高位合成と演算応用(2) 座長: 冨山 宏之(立命館大) 10:25 - 11:40 |
(11) VLD |
10:25-10:50 |
Interconnect Reduction in Binding Procedure of HLS |
○Hao Cong・Song Chen・Takeshi Yoshimura(Waseda Univ.) |
(12) VLD |
10:50-11:15 |
SD数演算を用いた剰余数系-重み数系変換アルゴリズム |
○新井聖哉・田中勇樹・魏 書剛(群馬大) |
(13) VLD |
11:15-11:40 |
2分木構造の剰余SD数演算を用いた算術演算エラー検出回路 |
○劉 茜・茂木和弘・魏 書剛(群馬大) |
1月26日(木) 午後 GPUとHPC 座長: 天野 英晴(慶応大) 12:40 - 15:10 |
(14) CPSY |
12:40-13:05 |
CUDA実装された共通鍵ブロック暗号のための性能予測モデルの検討 |
○西川尚紀・岩井啓輔・黒川恭一(防衛大) |
(15) RECONF |
13:05-13:30 |
GPU Computing における電力性能向上のための細粒度な動的消費電力最適化手法の開発 |
○村崎 誠・濱田 剛・Felipe A. Cruz(長崎大) |
(16) CPSY |
13:30-13:55 |
Rubyを用いた分散GPGPUフレームワーク『ParaRuby』の開発と評価 |
○中村 涼・吉見真聡・三木光範(同志社大) |
(17) CPSY |
13:55-14:20 |
分散PCグリッドシステムの実装とその評価 |
○梅本潤志・榎原博之・于 文龍(関西大) |
(18) VLD |
14:20-14:45 |
3次元FPGAアレイHPCシステムへの数値演算回路の実装評価 |
○高橋健一・黎 江・集 祐介・嶋崎俊輔・田向 権・関根優年(東京農工大) |
(19) RECONF |
14:45-15:10 |
PC-FPGA複合クラスタにおける部分再構成とその応用 |
○尾崎 亮・上嶋 明・小畑正貴(岡山理科大) |
1月26日(木) 午後 再構成デバイス 座長: 安永 守利(筑波大) 15:25 - 17:05 |
(20) RECONF |
15:25-15:50 |
再構成デバイスMPLDを対象とした配置配線の改善手法の提案と評価 |
○垰本 謙・稲木雅人・川端英之・谷川一哉・弘中哲夫(広島市大)・佐藤正幸・石黒 隆(太陽誘電)・北村俊明・中村政智(広島市大) |
(21) RECONF |
15:50-16:15 |
0.18μmプロセス光再構成型ゲートアレイVLSI |
○渡邊貴弘・渡邊 実(静岡大) |
(22) RECONF |
16:15-16:40 |
再構成速度調整アナログビットを含む光再構成型ゲートアレイのレーザアレイ故障からの復旧試験 |
○余座貴志・渡邊 実(静岡大) |
(23) VLD |
16:40-17:05 |
MOSダブルゲート/CNTトランジスタを用いた再構成可能な論理回路とパターン面積の検討 |
○林 隆程・渡辺重佳(湘南工科大) |