6月25日(金) 午後 設計/テスト/検証 13:30 - 15:00 |
(1) |
13:30-14:00 |
C素子スキャンパスを用いた非同期式順序回路に対する完全スキャン設計法 |
○岩田大志・大竹哲史・井上美智子・藤原秀雄(奈良先端大) |
(2) |
14:00-14:30 |
スイッチの機能を考慮した部分スルー可検査性に関する考察 |
○岡 伸也・吉川祐樹・市原英行・井上智生(広島市大) |
(3) |
14:30-15:00 |
ロバストテスト可能データパスを指向した高位合成におけるバインディング法 |
○吉川祐樹・丸谷 瞬・市原英行・井上智生(広島市大) |
|
15:00-15:15 |
休憩 ( 15分 ) |
6月25日(金) 午後 15:15 - 16:45 |
(4) |
15:15-15:45 |
ランダムパターンレジスタント故障検出用ドントケア抽出を用いたBASTアーキテクチャにおけるテストパターンマッチング法 |
○陳 贇・細川利典(日大)・吉村正義(九大) |
(5) |
15:45-16:15 |
実チップデバッグ手法における観測回路の挿入箇所および面積に関する一検討 |
○新井雅之・田畑嘉裕・岩崎一彦(首都大東京) |
(6) |
16:15-16:45 |
製造後デバッグのための入出力シーケンススライシング手法 |
○李 蓮福・松本剛史・藤田昌宏(東大) |