11月6日(月) 午前 設計開発環境 座長: 新田 高庸(NTT) 10:30 - 11:45 |
(1) VLD |
10:30-10:55 |
hCODE 2.0: FPGAクラスタシステム向けオープンソース開発管理プラットフォーム |
○中川裕貴・趙 謙・尼崎太樹・飯田全広・久我守弘・末吉敏則(熊本大) |
(2) VLD |
10:55-11:20 |
高位合成を用いた3次元立体音響プロセッサの設計環境の構築 |
○大平裟耶・土屋尚暉・松村哲哉(日大) |
(3) VLD |
11:20-11:45 |
近似乗算器の内部構成に関する検討 |
○井上晶仁・田島加織・馬場裕之・ヨウ ドウキン・請園智玲・佐藤寿倫(福岡大) |
|
11:45-13:00 |
昼食 ( 75分 ) |
11月6日(月) 午後 ICD招待講演1 座長: 中島 雅逸(ソシオネクスト) 13:00 - 13:45 |
(4) ICD |
13:00-13:45 |
[招待講演]超伝導量子計算 |
○中村泰信(東大) |
11月6日(月) 午後 ハードウェアセキュリティ 座長: 永山 忍(広島市大) 13:00 - 14:15 |
(5) VLD |
13:00-13:25 |
BN曲線上におけるOptimal Ateペアリング向け演算ハードウェアの最適化 |
○市橋忠之・粟野皓光・池田 誠(東大) |
(6) VLD |
13:25-13:50 |
センサーノード応用に向けた楕円曲線暗号のハードウェア実装 |
○斎藤僚介・粟野皓光・池田 誠(東大) |
(7) DC |
13:50-14:15 |
IPコアの論理暗号化法の復号化鍵数の評価 |
○橋立英実・細川利典(日大)・吉村正義(京都産大) |
11月6日(月) 午後 FPGA応用 座長: 佐野 健太郎 (東北大) 13:00 - 14:15 |
(8) RECONF |
13:00-13:25 |
NIDSのPCREのパターンマッチングのFPGA実装とその高速化・省メモリ化 |
○福田真啓・井口 寧(北陸先端大) |
(9) RECONF |
13:25-13:50 |
FPGAを用いたグラフストリーム処理の一検討 |
○松崎貴之・尼崎太樹・飯田全広・久我守弘・末吉敏則(熊本大) |
(10) RECONF |
13:50-14:15 |
高周波信号からの高精度なピーク値推定システムのFPGA実装 |
○釜坂 僚・瀬川泰誠・柴田裕一郎(長崎大) |
|
14:15-14:30 |
休憩 ( 15分 ) |
11月6日(月) 午後 回路実装技術 座長: 飯田 全広(熊本大) 14:30 - 15:45 |
(11) VLD |
14:30-14:55 |
バックゲートバイアス制御技術のためのトリプルウェル構造のオーバーヘッド低減 |
○小笠原泰弘・関川敏弘・小池帆平(産総研) |
(12) VLD |
14:55-15:20 |
動的マルチボディバイアス制御を用いたデジタルメモリのリークエネルギー削減 |
○吉田有佑・宇佐美公良(芝浦工大) |
(13) VLD |
15:20-15:45 |
ツインタワー用共有メモリチップの開発 |
○寺嶋爽花・小島拓也・奥原 颯・松下悠亮・安藤尚輝(慶大)・並木美太郎(東京農工大)・天野英晴(慶大) |
11月6日(月) 午後 VLSI設計とテスト 座長: 四柳 浩之(徳島大) 14:30 - 15:45 |
(14) DC |
14:30-14:55 |
遅延故障BIST高品質化のためのLFSRシード生成法 |
○渡邊恭之介・大竹哲史(大分大) |
(15) DC |
14:55-15:20 |
機械学習を用いたフェールチップ判別における適用識別器と判別確度の決定法 |
○柚留木大地・大竹哲史(大分大)・中村芳行(ルネサス エレクトロニクス) |
(16) DC |
15:20-15:45 |
コントローラ拡大を用いたレジスタ転送レベルにおけるテストパターン数削減のためのハードウェア要素のテストレジスタ割当て法 |
○武田 俊・細川利典・山崎紘史(日大)・吉村正義(京都産大) |
|
15:45-16:00 |
休憩 ( 15分 ) |
11月6日(月) 午後 ポスターセッション 16:00 - 17:30 |
|
- |
1 大内真一 情報落ちを考慮した短ビット長フォーマットによるDCNNトレーニングの検討
2 齋藤 匠 自己校正可能な低電源電圧動作ヒステリシスコンパレータ回路
3 奥原 颯 超低電力ボディバイアス調節機構の実チップ評価
4 鈴木健太 NAND型フラッシュメモリとReRAMで構成されるハイブリッドSSD向け低電力動作可能な昇圧回路
5 古坂拓朗 画素単位で露光制御可能な列並列読み出しイメージセンサとHDR画像の再構成
6 山口裕之 相関多重サンプリング可能なグローバルシャッタCMOSイメージセンサ
7 小島拓也 グリッチを考慮したCGRAの可変パイプライン最適化
8 國川大輝 Zynq上のプロセッサ‐ロジック間のストリーム接続のトレードオフ評価
9 松崎貴之 FPGAを用いたグラフストリーム処理の一検討
10 瀬川泰誠 FBDで記述された産業用制御演算向けFPGAオーバーレイアーキテクチャ
11 明石啓司郎 Face-down積層型3次元FPGAの性能評価
12 胡濱良樹 FPGAのためのC-to-OpenCLトランスレータの試作
13 鈴木涼太 MCU-FPGA複合システムによるIoT向けプラットフォームと無線コンフィギュレーショ ンの可能性の検証
14 井上智貴 トリガ条件の異なるハードウェアトロイの設計とSVMを用いた検出
15 中川裕貴 hCODE 2.0: FPGAクラスタシステム向けオープンソース開発管理プラットフォーム
16 藤本哲彰 ビアスイッチを用いた粒度混合再構成可能アーキテクチャへの最適なFFT回路実装
17 今川隆司 MIMO-OFDM無線通信における信号分離のための逆行列演算回路の設計空間探索
18 山口航誠 ビアスイッチクロスバを用いた再構成可能デバイスのプログラム制約を考慮する配線手法
19 田中悠貴 双安定リング回路の収束時間により瞬時値応答を得る発振回路PUF
20 斎藤僚介 センサーノード応用に向けた楕円曲線暗号のハードウェア実装
21 進藤佑司 β展開に基づくAD変換器のルックアップテーブル除去によるデジタル回路部の面積削減
22 市橋忠之 BN曲線上におけるOptimal Ateペアリング向け演算ハードウェアの最適化
23 赤木佳乃 集合対間配線における目標端子対選択法に関する一検討
24 Naoya Kubota Stochastic Number Generation with Internal Signals of Peripheral logic Circuits
25 岡本拓巳 CNN特徴とSVM分類を用いた大腸NBI拡大内視鏡診断支援システムの最適化
26 石野正敏 イーサネットコントローラ共有機構
27 森智也 mROS:組込みデバイス向けROSノード軽量実行環境
28 上野洋典 画像認識における効率的な転移学習のための学習モデル選択手法の検討
29 辻丸勇樹 LPWA通信を利用するIoTプラットフォーム向けの電力効率を考慮したゲートウェイ配置手法の検討
30 高野晃洋 すれ違い時の携帯端末相互接続を利用した高精度屋内位置推定システムの検討 |
11月7日(火) 午前 LSI実装手法 座長: 多和田雅師(早稲田大) 09:00 - 10:15 |
(17) VLD |
09:00-09:25 |
ビアスイッチを用いた粒度混合再構成可能アーキテクチャへの最適なFFT回路実装 |
○藤本哲彰(立命館大)・高橋 渡・若林一敏(NEC)・今川隆司・越智裕之(立命館大) |
(18) VLD |
09:25-09:50 |
ビアスイッチクロスバを用いた再構成可能デバイスのプログラム制約を考慮する配線手法 |
○山口航誠・今川隆司・越智裕之(立命館大) |
(19) VLD |
09:50-10:15 |
双安定リング回路の収束時間により瞬時値応答を得る発振回路PUF |
○田中悠貴・辺 松・廣本正之・佐藤高史(京大) |
11月7日(火) 午前 テスト生成およびテスト容易化設計 座長: 井上 智生(広島市大) 09:00 - 10:15 |
(20) DC |
09:00-09:25 |
スキャンベース論理BISTにおけるマルチサイクルテストの中間観測FF選出手法について |
○大島繁之・加藤隆明(九工大)・王 森レイ(愛媛大)・佐藤康夫・梶原誠司(九工大) |
(21) DC |
09:25-09:50 |
On Avoiding Test Data Corruption by Optimal Scan Chain Grouping |
○Yucong Zhang・Stefan Holst・Xiaoqing Wen・Kohei Miyase・Seiji Kajihara(KIT)・Jun Qian(AMD) |
(22) VLD |
09:50-10:15 |
SATソルバを用いた低消費電力向けテストパタン圧縮手法について |
○松永裕介(九大) |
11月7日(火) 午前 リコンフィギャラブルLSI 座長: 小林悠記(NEC) 09:00 - 10:15 |
(23) RECONF |
09:00-09:25 |
可変パイプラインCGRAの実チップ評価 |
○安藤尚輝・小島拓也・天野英晴(慶大) |
(24) RECONF |
09:25-09:50 |
グリッチ削減のためのパイプライン構造の最適化 |
○小島拓也・安藤尚輝・奥原 颯・天野英晴(慶大) |
(25) RECONF |
09:50-10:15 |
Face-down積層型3次元FPGAの性能評価 |
○明石啓司郎・尼崎太樹・趙 謙・飯田全広・久我守弘・末吉敏則(熊本大) |
|
10:15-10:30 |
休憩 ( 15分 ) |
11月7日(火) 午前 設計最適化手法 座長: 杉原真(北九州市大) 10:30 - 11:45 |
(26) VLD |
10:30-10:55 |
β展開に基づくAD変換器のルックアップテーブル除去によるデジタル回路部の面積削減 |
○進藤佑司・瀬戸謙修・傘 昊(東京都市大) |
(27) VLD |
10:55-11:20 |
MIMO-OFDM無線通信における信号分離のためのパイプライン型逆行列演算回路のアーキテクチャ検討 |
○今川隆司(立命館大)・池下貴大・筒井 弘・宮永喜一(北大) |
(28) VLD |
11:20-11:45 |
多数決関数を用いた並列プレフィックス加算器の実現と最適化 |
○松本大輝・柳澤政生・木村晋二(早大) |
11月7日(火) 午前 ストカスティック論理設計およびテスト容易化設計 座長: 吉村 正義(京都産業大) 10:30 - 11:45 |
(29) VLD |
10:30-10:55 |
Stochastic Number Generation with Internal Signals of Peripheral Logic Circuits |
○Naoya Kubota・Maki Fujiha・Hideyuki Ichihara・Tsuyoshi Iwagaki・Tomoo Inoue(Hiroshima City Univ.) |
(30) VLD |
10:55-11:20 |
静的な定数を係数とする乱数生成器を使用しないストカスティック論理回路 |
○多和田雅師・柳澤政生・戸川 望(早大) |
(31) DC |
11:20-11:45 |
IDDT出現時間に基づく検査法の断線故障検出能力向上のための設計 |
○神原東風・大谷航平・四柳浩之・橋爪正樹(徳島大) |
11月7日(火) 午前 リコンフィギャラブルシステムと高位合成 座長: 三好 健文 (イーツリーズ・ジャパン) 10:30 - 11:45 |
(32) RECONF |
10:30-10:55 |
FPGAのためのC-to-OpenCLトランスレータの試作 |
○胡濱良樹・窪田昌史・谷川一哉・弘中哲夫(広島市大) |
(33) RECONF |
10:55-11:20 |
FBDで記述された産業用制御演算向けFPGAオーバーレイアーキテクチャ |
○瀬川泰誠・柴田裕一郎・田中雅晴・森本賢一・丸田英徳(長崎大)・黒川不二雄(長崎総合科学大) |
(34) RECONF |
11:20-11:45 |
MCU-FPGA複合システムによるIoT向けプラットフォームと無線コンフィギュレーションの可能性の検証 |
○鈴木涼太・中條拓伯(東京農工大) |
|
11:45-13:00 |
昼食 ( 75分 ) |
11月7日(火) 午後 VLD招待講演 座長: 峯岸 孝行(三菱電機) 13:00 - 13:45 |
(35) VLD |
13:00-13:45 |
[招待講演]機械学習で切り開く新しいリソグラフィ・DFM技術 |
○松縄哲明(東芝メモリ) |
11月7日(火) 午後 低電圧・低電力回路技術 座長: 桂井 宏明(NTT) 13:00 - 14:15 |
(36) ICD |
13:00-13:25 |
自己校正可能な低電源電圧動作ヒステリシスコンパレータ |
○齋藤 匠・小松 聡(東京電機大) |
(37) ICD |
13:25-13:50 |
超低電力ボディバイアス調節機構の実チップ評価 |
○奥原 颯・ベンアメド アクラム・天野英晴(慶大) |
(38) ICD |
13:50-14:15 |
NAND型フラッシュメモリとReRAMで構成されるハイブリッドSSD向け低電力動作可能な昇圧回路 |
○鈴木健太・鶴見洸太・竹内 健(中大) |
11月7日(火) 午後 データ転送と計算手法 座長: 谷川一哉(広島市大) 13:00 - 14:15 |
(39) RECONF |
13:00-13:25 |
高基数STL法を用いたFPGA向き指数関数計算法 |
○藤原康史・高木一義・高木直史(京大) |
(40) RECONF |
13:25-13:50 |
Zynq上のプロセッサ‐ロジック間のストリーム接続のトレードオフ評価 |
○國川大輝・小森和希・泉 知論(立命館大) |
(41) RECONF |
13:50-14:15 |
CPU-FPGAクラスタのデータ転送機構の実装と性能評価 |
○坂本洋平・前原秋水・長名保範(琉球大) |
|
14:15-14:30 |
休憩 ( 15分 ) |
11月7日(火) 午後 ハードウェアトロイ 座長: 瀬戸謙修(東京都市大学) 14:00 - 15:15 |
(42) VLD |
14:00-14:25 |
トリガ条件の異なるハードウェアトロイの設計とSVMを用いた検出 |
○井上智貴・長谷川健人(早大)・小林悠記(NEC)・柳澤政生・戸川 望(早大) |
(43) VLD |
14:25-14:50 |
暗号回路に挿入されたハードウェアトロイとその抑止回路のFPGA実装 |
○長谷川健人・柳澤政生・戸川 望(早大) |
(44) DC |
14:50-15:15 |
製造過程でのトロイ回路混入を検知する設計手法 |
○奥田良宣・吉村正義・大山浩平(京都産大) |
11月7日(火) 午後 回路・システム技術 座長: 岩崎 裕江(NTT) 14:30 - 15:45 |
(45) ICD |
14:30-14:55 |
テラヘルツ帯ビデオイメージングに向けた微弱信号の読み出しシステムの設計 |
○吉川俊之・池田 誠(東大) |
(46) ICD |
14:55-15:20 |
車載ICチップにおけるEMS特性の高精度モデリングおよびシミュレーション手法 |
○月岡暉裕・永田 真・谷口綱紀・藤本大介(神戸大)・秋元理恵子・江上孝夫・新實研二・湯原 健・林 左千夫(東芝)・Rob Mathews・Karthik Srinivasan・Ying-Shiun Li・Norman Chang(アンシス) |
(47) ICD |
15:20-15:45 |
時系列特徴を用いたチップ内データ転送エラー訂正手法とその可能性 |
○加藤健太郎・夏井雅典・羽生貴弘(東北大) |
11月7日(火) 午後 技術機械学習 座長: 木村 睦(龍谷大) 14:30 - 15:45 |
(48) CPSY |
14:30-14:55 |
大規模マルチFPGAシステムでの深層学習アクセラレート |
○武者千嵯・天野英晴(慶大) |
(49) CPSY |
14:55-15:20 |
情報落ちを考慮した短ビット長フォーマットによるDCNNトレーニングの検討 |
○大内真一・更田裕司・高野了成(産総研) |
(50) |
15:20-15:45 |
画像認識における効率的な転移学習のための学習モデル選択手法の検討
○上野洋典・東耕平・近藤正章(東京大学) |
|
15:45-16:00 |
休憩 ( 15分 ) |
11月7日(火) 午後 LSI設計技術1 座長: 松永裕介(九大) 15:30 - 16:45 |
(51) |
15:30-15:55 |
ゲートの種類とゲート入力信号探索による論理最適化・デバッグ手法
○藤田昌宏・ガラバギアミル マスード(東京大学) |
(52) |
15:55-16:20 |
複数FPGAを用いたスパイキングニューラルネットワークシミュレーションの高速化
○岡本朋大(東京大学)・川尾太郎(ルネサスエレクトロニクス(株))・河野崇・藤田昌宏(東京大学) |
(53) |
16:20-16:45 |
FPGAアクセラレータ開発を支援するためのツール環境
○富田憲範・一場利幸・田宮豊・藤澤久典(富士通研究所)・今里賢一・山下公彰(富士通九州ネットワークテクノロジーズ) |
11月7日(火) 午後 ICD招待講演2 座長: 内山 真郷(東芝デバイス&ストレージ社) 16:00 - 16:45 |
(54) ICD |
16:00-16:45 |
[招待講演]Deep Learningの高速化・効率化に関する研究 |
○深貝卓也・白幡晃一・富田安基・橋本鉄太郎・池 敦・山崎雅文・笠置明彦・田原司睦(富士通研)・汪 留安・王 淞・孫 利・孫 俊(富士通研究開発中心) |
11月7日(火) 午後 CPSY招待講演 座長: 安里 彰(富士通) 16:00 - 16:45 |
(55) CPSY |
16:00-16:45 |
[招待講演]機械学習と転移学習の機能を有するリアルタイム画像認識システムの大腸ガン内視鏡診断支援への応用 |
○小出哲士・玉木 徹(広島大)・吉田成人・三重野 寛(JR広島病院)・田中信治(広島大病院) |
|
16:45-17:00 |
休憩 ( 15分 ) |
11月7日(火) 午後 VLD基調講演 座長: 越智裕之(立命館大) 17:00 - 17:50 |
(56) 共通 |
17:00-17:50 |
[基調講演]動的スパースモデリングの理論と応用 |
○永原正章(北九州市大) |
11月7日(火) 午後 懇親会 & 表彰式 18:30 - 20:30 |
|
- |
懇親会 & 表彰式 |
11月8日(水) 午前 通信とネットワーク 座長: 江川 隆輔(東北大) 09:00 - 10:15 |
(57) CPSY |
09:00-09:25 |
ターンモデルベースの不規則網向けルーティング |
○河野隆太・安戸僚汰・松谷宏紀(慶大)・鯉渕道紘(NII)・天野英晴(慶大) |
(58) |
09:25-09:50 |
LPWA通信を利用するIoTプラットフォーム向けの電力効率を考慮したゲートウェイ配置手法の検討
○辻丸勇樹・坂本龍一・近藤正章・中村宏(東京大学) |
(59) |
09:50-10:15 |
すれ違い時の携帯端末相互接続を利用した高精度屋内位置推定システムの検討
○高野晃洋・近藤正章・中村宏(東京大学) |
11月8日(水) 午前 LSI設計技術2 座長: 佐藤真平(東工大) 09:00 - 10:15 |
(60) VLD |
09:00-09:25 |
検索ルールの自動登録・削除機能を有するパケット検索エンジンLSI |
○川村嘉郁・今村幸祐(金沢大)・松村哲哉(日大)・松田吉雄(金沢大) |
(61) VLD |
09:25-09:50 |
PAM-4送信イコライザのリアルタイム係数調整手法 |
○飯島洋祐・田谷圭吾(小山高専)・弓仲康史(群馬大) |
(62) VLD |
09:50-10:15 |
A General Model of Timing Correction by Temperature Dependent Clock Skew |
○Mineo Kaneko(JAIST) |
|
10:15-10:30 |
休憩 ( 15分 ) |
11月8日(水) 午前 ARC基調講演 座長: 近藤 正章(東大) 10:30 - 11:30 |
(63) |
10:30-11:30 |
[基調講演]光コンピューティングに向けた集積ナノフォトニクス技術
○新家昭彦(NTT 物性科学基礎研究所) |
|
11:30-12:30 |
昼食 ( 60分 ) |
11月8日(水) 午後 メモリ管理と並列化 座長: 八巻 隼人(電通大) 12:30 - 13:45 |
(64) |
12:30-12:55 |
階層アジャスタブルブロックを用いた自動マルチコア・ローカルメモリ管理とその性能評価
○白川智也・阿部佑人・大木吉健・吉田明正・木村啓二・笠原博徳(早稲田大学) |
(65) CPSY |
12:55-13:20 |
マルチコアプロセッサの効率的な設計検証に向けたプロセッサシミュレータの並列化 |
○萱室高樹・佐々木敬泰・深澤祐樹・近藤利夫(三重大) |
(66) CPSY |
13:20-13:45 |
KVSデータベースRedisからのデータアクセス局所性の解析 |
○馬場裕之・請園智玲・佐藤寿倫(福岡大) |
11月8日(水) 午後 IE招待講演 座長: 松尾 康孝 (NHK) 12:45 - 13:45 |
(67) IE |
12:45-13:45 |
[招待講演]マルチバンド画像による忠実な色再現とその応用 |
○土田 勝・平松 薫・柏野邦夫(NTT) |
11月8日(水) 午後 応用事例 座長: 島村光太郎(日立) 12:30 - 13:45 |
(68) DC |
12:30-12:55 |
スマートコミュニティにおける二次利用のためのBlind電子透かし手法の提案と検討 |
○大野雄太・仁和 瞭・西 宏章(慶大) |
(69) |
12:55-13:20 |
CNN特徴とSVM分類を用いた大腸NBI拡大内視鏡診断支援システムの最適化
○岡本拓巳・小出哲士・玉木徹・Bisser Raytchev・金田和文(広島大学)・吉田成人・三重野寛(JR広島病院)・田中信治(広島大学病院) |
(70) |
13:20-13:45 |
レジ混雑緩和システムの設計と実装
○外山祥平・平山雅之(日本大学) |
|
13:45-14:00 |
休憩 ( 15分 ) |
11月8日(水) 午後 高速化 座長: 高藤 大介(広島大) 14:00 - 15:15 |
(71) CPSY |
14:00-14:25 |
GPUを用いたブロックチェーン検索の高速化 |
○森島 信・松谷宏紀(慶大) |
(72) CPSY |
14:25-14:50 |
FPGAベースのSoCを用いた衛星エンジンシミュレーションの高速化 |
○酒井諒太郎(慶大)・宮島敬明(JAXA)・野田裕之(慶大)・藤田直行(JAXA)・天野英晴(慶大) |
(73) CPSY |
14:50-15:15 |
ExpEtherへの圧縮・伸張機構の開発と実装 |
○志村英樹・天野英晴(慶大) |
11月8日(水) 午後 画像符号化・画像デバイス 座長: 高橋 桂太 (名大) 14:00 - 15:15 |
(74) IE |
14:00-14:25 |
CU拡大およびIntra/Inter予測モード切替による8K映像におけるH.265/HEVC符号化画質改善 |
○雑賀新太郎・竹内 健(早大)・松尾康孝(NHK)・甲藤二郎(早大) |
(75) IE |
14:25-14:50 |
画素単位で露光制御可能な列並列読み出しイメージセンサとHDR画像の再構成 |
○古坂拓朗・浜本隆之(東京理科大) |
(76) IE |
14:50-15:15 |
相関多重サンプリング可能なグローバルシャッタCMOSイメージセンサ |
○山口裕之・大高俊徳・今井陽太郎・浜本隆之(東京理科大) |
11月8日(水) 午後 RTOS・ネットワーク 座長: 古庄 裕貴(福岡大) 14:00 - 15:15 |
(77) |
14:00-14:25 |
安全プロセッサのための高信頼性RTOSの開発及びその評価
○斎藤弘樹・富岡洋一・北道淳司(会津大学) |
(78) |
14:25-14:50 |
イーサネットコントローラ共有機構
○石野正敏・本田晋也(名古屋大学) |
(79) |
14:50-15:15 |
mROS:組込みデバイス向けROSノード軽量実行環境
○森智也・高瀬英希・高木一義・高木直史(京都大学) |
|
15:15-15:30 |
休憩 ( 15分 ) |
11月8日(水) 午後 設計事例・教育 座長: 高瀬 英希(京大) 15:30 - 16:45 |
(80) |
15:30-15:55 |
利用シーンを考慮した自転車事故防止システムの検討
○石原一輝・平山雅之(日大) |
(81) |
15:55-16:45 |
[招待講演]地方創生を担うIT人材の育成を目指して〜人口3万3千人の地方都市にある専門学校の取り組み〜
○赤山聖子(九州技術教育専門学校) |
11月8日(水) 午後 配置・配線手法 座長: 児玉親亮(東芝メモリ) 15:30 - 16:45 |
(82) VLD |
15:30-15:55 |
集合対間配線における目標端子対選択法に関する一検討 |
○赤木佳乃・佐藤真平・高橋篤司(東工大) |
(83) VLD |
15:55-16:20 |
集合対間配線問題のための二段階のILPにより最大配線長と配線長差を最小化する配線手法 |
○原 秀太郎・藤吉邦洋(東京農工大) |
(84) VLD |
16:20-16:45 |
重矩形分割上での効率的な探索手法に関する研究 |
○横田真樹・藤吉邦洋(東京農工大) |