12月16日(木) 午前 座長: 藤本 竜一 (STARC) 09:30 - 11:45 |
(1) |
09:30-09:55 |
電子局所注入による非対称パスゲートトランジスタを用いた8T-SRAMにおけるハーフセレクト問題の除去 |
○本田健太郎・宮地幸祐・田中丸周平(東大)・宮野信治(半導体理工学研究センター)・竹内 健(東大) |
(2) |
09:55-10:45 |
[招待講演]慶應黒田研究室ISSCC論文ができるまで |
○三浦典之(慶大) |
|
10:45-10:55 |
休憩 ( 10分 ) |
(3) |
10:55-11:45 |
[招待講演]アンビエント・エレクトロニクスと集積回路 |
○桜井貴康(東大) |
|
11:45-13:00 |
昼食休憩 ( 75分 ) |
12月16日(木) 午後 座長: 天木 健彦 (阪大) 13:00 - 14:15 |
(4) |
13:00-13:50 |
[招待講演]信号線・電源線ノイズのオンチップ測定と測定結果に基づいた特性の解析 ~ 学位取得までの道のりを振り返って ~ |
○小笠原泰弘(ルネサス エレクトロニクス) |
(5) |
13:50-14:15 |
不揮発性RAM及びNANDフラッシュを用いたSSD向け高エラー率補償アーキテクチャとエラー訂正符号 |
○樋口和英・福田真由美・田中丸周平・竹内 健(東大) |
|
14:15-14:25 |
休憩 ( 10分 ) |
12月16日(木) 午後 ポスターセッション 14:25 - 17:30 |
(6) |
14:25-14:55 |
ショートプレゼンテーション |
|
14:55-15:10 |
休憩 (会場移動) ( 15分 ) |
(7) |
15:10-17:10 |
[ポスター講演]CMOS-Based Nonvolatile Flip-Flop Design and its Application to a Fractional-N PLL Frequency Synthesizer |
○Ge Wang・Jungyu Lee・Shoichi Masui(Tohoku Univ.) |
(8) |
15:10-17:10 |
[ポスター講演]IF filter research for next generation wireless transceiver |
○Ben Patrick・Takayuki Konishi・Toru Kashimura・Shoichi Masui(Tohoku Univ.) |
(9) |
15:10-17:10 |
[ポスター講演]ユビキタスプロセッサのチップ開発 |
内海晴信・石原拓美・三村直道・成田一貴・○高木竜哉・深瀬政秋・佐藤友暁(弘前大) |
(10) |
15:10-17:10 |
[ポスター講演]動作周波数を向上させた0.5Vサブスレッショルド駆動アナログ増幅回路の設計 |
○森 隆司・原田知親・松下浩一・奥山澄雄(山形大) |
(11) |
15:10-17:10 |
[ポスター講演]測定時の劣化の影響を除去した高速NBTI回復特性センサーの検討 |
○松本高士・牧野紘明(京大)・小林和淑(京都工繊大/JST)・小野寺秀俊(京大/JST) |
(12) |
15:10-17:10 |
[ポスター講演]CMOS R-2Rラダー回路のチャネル幅調整による線形性最適化に関する研究 |
○加藤雄大・範 公可(電通大) |
(13) |
15:10-17:10 |
[ポスター講演]2次sinc関数特性を持つチャージサンプリングフィルタの低消費電力化・小面積化の検討 |
○峯藤健司・松本 隆(早大) |
(14) |
15:10-17:10 |
[ポスター講演]CDR-PLLにおける周波数引き込みシミュレーションの解析 |
○志水泰之・吉村 勉・岩出秀平・牧野博之(阪工大)・松田吉雄(金沢大) |
(15) |
15:10-17:10 |
[ポスター講演]LC-VCOとリング型VCOのノイズ感度の比較および解析 |
○丸橋 賢・吉村 勉・岩出秀平・牧野博之(阪工大)・松田吉雄(金沢大) |
(16) |
15:10-17:10 |
[ポスター講演]電源ノイズに注目した電源遮断法の実機評価 |
○高井康充・橋本昌宜・尾上孝雄(阪大) |
(17) |
15:10-17:10 |
[ポスター講演]0.5V動作6-bitスケーラブル位相補間器 |
○熊木 聡・アブル ハサン ジョハリ・松原岳志(慶大)・林 勇(半導体理工学研究センター)・石黒仁揮(慶大) |
(18) |
15:10-17:10 |
[ポスター講演]トリプルバンドGPS受信機の設計 |
○趙 益均・松岡俊匡・谷口研二(阪大)・海老沼拓史(東大) |
(19) |
15:10-17:10 |
[ポスター講演]SRAMコアにおける電源/グラウンド雑音の評価 |
○利川 托・桝井 翼・澤田卓也・永田 真(神戸大) |
(20) |
15:10-17:10 |
[ポスター講演]gm/Id Lookup Tableに基づくMOS SPICEモデル検証 |
○稲津賢治・樫村 透・小西貴之(東北大)・加保貴奈(NTT)・桝井昇一(東北大) |
(21) |
15:10-17:10 |
[ポスター講演]演算器アレイ型アクセラレータにおけるメモリアクセス機構の設計 |
○下岡俊介・岩上拓矢・吉村和浩・中田 尚・中島康彦(奈良先端大) |
(22) |
15:10-17:10 |
[ポスター講演]アレイ型アクセラレータにおける演算器間ネットワークの設計 |
○大上 俊・岩上拓矢・吉村和浩・中田 尚・中島康彦(奈良先端大) |
(23) |
15:10-17:10 |
[ポスター講演]標準CMOSプロセスによるオンチップ免疫反応センサの試作 |
○李 在城(広島大)・上口 光(東大)・金子文恵(アステラス製薬)・石川智弘(広島大/JST) |
(24) |
17:10-17:30 |
講評 |
12月17日(金) 午前 座長: 宮野 信治 (STARC) 09:30 - 11:45 |
(25) |
09:30-10:20 |
[招待講演]時間差増幅回路の発想から発表まで |
○名倉 徹(東大) |
(26) |
10:20-10:45 |
エンタープライズSSD向け低消費電力・高信頼性強誘電体NANDフラッシュメモリ |
○畑中輝義・矢島亮児・野田晋司(東大)・高橋光恵・酒井滋樹(産総研)・竹内 健(東大) |
|
10:45-10:55 |
休憩 ( 10分 ) |
(27) |
10:55-11:20 |
Development of Procedure for Modeling MOSFET Compatible with ITRS
-- Noise and I-V Characteristics Modeling for RF/Analog MOSFET -- |
○Sin-Nyoung Kim・Akira Tsuchiya・Hidetoshi Onodera(Kyoto Univ.) |
(28) |
11:20-11:45 |
A Charge-Domain Auto- and Cross-Correlation Based IR-UWB Receiver with Power- and Area-efficient PLL for 62.5ps Step Data Synchronization in 65nm CMOS |
○Lechang Liu・Takayasu Sakurai・Makoto Takamiya(Univ. of Tokyo) |
|
11:45-13:00 |
昼食休憩 ( 75分 ) |
12月17日(金) 午後 座長: 松本 高士 (京大) 13:00 - 14:40 |
(29) |
13:00-13:50 |
[招待講演]微細MOSデバイスのばらつき |
○竹内 潔(ルネサス エレクトロニクス) |
(30) |
13:50-14:15 |
Misleading Energy and Performance Claims in Sub/Near Threshold Digital Systems |
○Yu Pu・Xin Zhang・Jim Huang(Univ. of Tokyo)・Atsushi Muramatsu・Masahiro Nomura・Koji Hirairi・Hidehiro Takata・Taro Sakurabayashi・Shinji Miyano(STARC)・Makoto Takamiya・Takayasu Sakurai(Univ. of Tokyo) |
(31) |
14:15-14:40 |
演算器アレイを拡張する細粒度時分割機構 |
○岩上拓矢・吉村和浩・森 浩大・中田 尚・中島康彦(奈良先端大) |
|
14:40-14:50 |
休憩 ( 10分 ) |
12月17日(金) 午後 座長: 安福 正 (東大)、志方 明 (慶大) 14:50 - 17:05 |
(32) |
14:50-15:15 |
SSD向けエラー訂正手法の比較と符号長の動的最適化手法 |
○田中丸周平(東大)・江角 淳・伊東充吉・李 凱(シグリード)・竹内 健(東大) |
(33) |
15:15-15:40 |
3次元積層型乗算器の回路分割手法に関する研究 |
○坂井一仁・多田十兵衛(山形大)・江川隆輔(東北大/JST)・小林広明(東北大)・後藤源助(山形大) |
(34) |
15:40-16:05 |
Design of a Low Error LUT-based Truncated Multiplier |
○Van-Phuc Hoang・Cong-Kha Pham(Univ. of Electro-comm.) |
|
16:05-16:15 |
休憩 ( 10分 ) |
(35) |
16:15-16:40 |
A 1-V Input, 0.2-V to 0.47-V Output Switched-Capacitor DC-DC Converter with Pulse Density and Width Modulation (PDWM) for 57% Ripple Reduction |
○Xin Zhang・Yu Pu・Koichi Ishida(Univ. of Tokyo)・Yoshikatsu Ryu・Yasuyuki Okuma(STARC)・Po-Hung Chen(Univ. of Tokyo)・Kazunori Watanabe(STARC)・Takayasu Sakurai・Makoto Takamiya(Univ. of Tokyo) |
(36) |
16:40-17:05 |
起動回路に向けた基板順バイアス型0.18-V入力チャージポンプ回路 |
○陳 柏宏・石田光一・張 信(東大)・大熊康介・劉 良勝(半導体理工学研究センター)・高宮 真・桜井貴康(東大) |