11月28日(月) 午前 回路設計1 座長: 越智裕之(立命館大学) 10:30 - 11:20 |
(1) VLD |
10:30-10:55 |
最小の入力数でStochastic Numberを生成する回路設計手法 |
○六車利都子・山下 茂(立命館大) |
(2) VLD |
10:55-11:20 |
可変な並列度を有するFork-Joinタスクのスケジューリング |
○島田佳奈・谷口一徹・冨山宏之(立命館大) |
11月28日(月) 午前 ニューラルネットワーク 座長: 藤枝直輝(豊橋技術科学大学) 10:30 - 11:45 |
(3) |
10:30-10:55 |
スケーラブルなディープラーニング向けアクセラレータチップの設計と評価
○高田 遼・石川 潤・坂本龍一・近藤正章・中村 宏(東大)・大久保徹以・小島拓也・天野英晴(慶大) |
(4) |
10:55-11:20 |
ナノフォトニック・ニューラルアクセラレーション構想
〇川上哲志・磯部 聖・浅井里奈・小野貴継・本田宏明・井上弘士(九大)・納富雅也(NTT) |
(5) |
11:20-11:45 |
可飽和吸収体の利用を前提としたナノフォトニック・ニューラルアクセラレータ向け活性化関数の評価
〇磯部 聖・川上哲志・小野貴継・井上弘士(九大)・納富雅也(NTT) |
|
11:45-12:45 |
昼食 ( 60分 ) |
11月28日(月) 午後 回路設計2 座長: Parizy Matthieu (富士通研究所) 12:45 - 14:00 |
(6) VLD |
12:45-13:10 |
マイクロエナジーハーベスティングのための2段昇圧型チャージポンプ回路方式 |
○木村知也・越智裕之(立命館大) |
(7) VLD |
13:10-13:35 |
薄膜BOX-SOI(SOTB)におけるレベルシフタレス設計の実現性の検討と評価 |
○小暮俊輔・宇佐美公良(芝浦工大) |
(8) VLD |
13:35-14:00 |
Xilinx FPGAのためのRTL記述からの一般同期式回路の実装フロー |
○寺田万理・増子 駿・小平行秀(会津大) |
11月28日(月) 午後 ARC招待講演 座長: 小野貴継(九州大学) 13:00 - 14:00 |
(9) |
13:00-14:00 |
車載用画像認識プロセッサViscontiシリーズの開発
〇田辺 淳(東芝) |
|
14:00-14:15 |
休憩 ( 15分 ) |
11月28日(月) 午後 ノイズ・ソフトエラー 座長: 永山忍(広島市立大学) 14:15 - 15:55 |
(10) VLD |
14:15-14:40 |
TCADシミュレーションを用いたFDSOIプロセスの耐ソフトエラー回路構造の検討 |
○山田晃大・丸岡晴喜・梅原成宏・古田 潤・小林和淑(京都工繊大) |
(11) VLD |
14:40-15:05 |
PHITS-TCADシミュレーションによるFinFETとFDSOIのソフトエラー耐性の評価 |
○梅原成宏・古田 潤・小林和淑(京都工繊大) |
(12) VLD |
15:05-15:30 |
重イオン照射測定によるFDSOIにおけるFFのソフトエラー耐性の評価 |
○一二三 潤・梅原成宏・丸岡晴喜・古田 潤・小林和淑(京都工繊大) |
(13) VLD |
15:30-15:55 |
40 nm SiONプロセスにおけるランダムテレグラフノイズ複合欠陥モデルを用いた回路解析手法 |
○籔内美智太郎・大島 梓・駒脇拓弥・小林和淑・岸田 亮・古田 潤(京都工繊大)・Pieter Weckx(ルーベン・カトリック大/IMEC)・Ben Kaczer(IMEC)・松本高士(東大)・小野寺秀俊(京大) |
11月28日(月) 午後 高位合成およびリコンフィギャラブルアクセラレータ 座長: 三好健文 (イーツリーズ・ジャパン) 14:15 - 15:55 |
(14) RECONF |
14:15-14:40 |
高位合成を用いた3次元立体音響プロセッサの設計 |
○大平裟耶・土屋尚暉・松村哲哉(日大) |
(15) RECONF |
14:40-15:05 |
可変パイプライン超低電力粗粒度再構成可能アクセラレータの実装と評価 |
○安藤尚輝・増山滉一朗・奥原 颯・天野英晴(慶大) |
(16) RECONF |
15:05-15:30 |
FPGAソーティングアクセラレータのためのマージネットワークの改良 |
○齊藤 誠・眞下 達・Thiem Van Chu・吉瀬謙二(東工大) |
(17) RECONF |
15:30-15:55 |
PLC命令列の高位合成によるハードウェア化 |
○石垣良樹・田中 佑・藤枝直輝・市川周一(豊橋技科大) |
|
15:55-16:10 |
休憩 ( 15分 ) |
11月28日(月) 午後 ポスターセッション 16:10 - 17:40 |
(18) |
16:10-17:40 |
P01 [広江友哉] Vivado HLSによる○×ゲーム探索再帰記述のハードウェア化
P02 [東 俊輝] 原子移動型スイッチを用いた小面積なプログラマブルロジックとそのための遅延最適なテクノロジマッピング手法
P03 [池邊雅登] 3次元FPGA向け消費電力解析ツール
P04 [片下敏宏] 低消費電力FPGAの応用回路実装を伴う評価のための環境構築と予備実験
P05 [六車利都子] 最小の入力数でStochastic Numberを生成する回路設計手法
P06 [島田佳奈] 可変な並列度を有するFork-Joinタスクのスケジューリング
P07 [木村知也] マイクロエナジーハーベスティングのための2段昇圧型チャージポンプ回路方式
P08 [山田晃大] TCADシミュレーションを用いたFDSOIプロセスの耐ソフトエラー回路構造の検討
P09 [伊東光希] セレクタ論理に帰着させたバタフライ演算器のFPGA実装評価
P10 [渡辺友希] ディープラーニングを用いたリソグラフィシミュレーションモデルの高精度化
P11 [島崎健太] CCNルータのためのコンテンツのネーム長による分割ハッシュテーブルと平衡木によるFIBの構築
P12 [北山遼育] 動作中のIoTデバイスに対する電気容量変化の測定を用いた不正改変検知装置の設計
P13 [井川昂輝] 経年劣化を考慮したフロアプラン統合化高位合成手法
P14 [石川大輔] 高位合成によるアクセラレータ設計を対象としたサイクル数削減およびバッファサイズ最小化のためのデータ転送最適化手法
P15 [河塚信吾] 微小遅延故障テストのためのTDC組込み型スキャンFFの設計について
P16 [Fakir Sharif Hossain] A Golden-IC Free Clock Tree Driven Authentication Approach for Hardware Trojan Detection
P17 [松井千尋] 半導体ストレージシステムにおけるSCM, MLC/TLC NANDフラッシュメモリの最適な構成の設計
P18 [鶴見洸太] IoTデバイス向けReRAM書き込み電圧生成回路の低電圧化およびコンパレータ回路のバイアス電流最適化手法
P19 [高田 遼] スケーラブルなディープラーニング向けアクセラレータチップの設計と評価 |
11月29日(火) 午前 FPGA応用および一般 座長: 小林悠記 (NEC) 10:05 - 11:45 |
(19) RECONF |
10:05-10:30 |
Vivado HLSによる○×ゲーム探索再帰記述のハードウェア化 |
○広江友哉・大野真史・泉 知論・孟 林(立命館大) |
(20) RECONF |
10:30-10:55 |
原子移動型スイッチを用いた小面積なプログラマブルロジックとそのための遅延最適なテクノロジマッピング手法 |
○東 俊輝・越智裕之(立命館大) |
(21) RECONF |
10:55-11:20 |
3次元FPGA向け消費電力解析ツール |
○池邊雅登・趙 謙・尼崎太樹・飯田全広・久我守弘・末吉敏則(熊本大) |
(22) RECONF |
11:20-11:45 |
低消費電力FPGAの応用回路実装を伴う評価のための環境構築と予備実験 |
○片下敏宏・日置雅和・堀 洋平・小池帆平(産総研) |
11月29日(火) 午前 回路実装 座長: 吉河武文(長野高専) 09:00 - 10:15 |
(23) VLD |
09:00-09:25 |
薄膜BOX-SOIを用いた基板バイアス制御による低消費電力スタンダードセルメモリの設計と実装 |
○吉田有佑・宇佐美公良(芝浦工大) |
(24) VLD |
09:25-09:50 |
超低消費電力再構成可能アクセラレータCC-SOTB2の実装と評価 |
○増山滉一朗・安藤尚輝・松下悠亮・奥原 颯・天野英晴(慶大) |
(25) VLD |
09:50-10:15 |
セレクタ論理に帰着させたバタフライ演算器のFPGA実装評価 |
○伊東光希・柳澤政生・戸川 望(早大) |
11月29日(火) 午前 メモリ・デバイス技術 座長: 新居浩二(ルネサスエレクトロニクス) 09:00 - 10:15 |
(26) ICD |
09:00-09:25 |
ランダムばらつきが低減されたプロセスにおける超低電圧条件下でのSTIストレス効果と逆狭チャネル効果による閾値ばらつきの実測 |
○小笠原泰弘・小池帆平(産総研) |
(27) ICD |
09:25-09:50 |
半導体ストレージシステムにおけるSCM, MLC/TLC NANDフラッシュメモリの最適な構成の設計 |
○松井千尋・山賀祐典・杉山佑輔・竹内 健(中大) |
(28) ICD |
09:50-10:15 |
TSVを用いた三次元実装LSIの電源配線におけるEMI特性 |
○荒賀佑樹(産総研)・永田 真・三浦典之・池田博明(神戸大)・菊地克弥(産総研) |
|
10:15-10:30 |
休憩 ( 15分 ) |
11月29日(火) 午前 配線・DFM 座長: 福田大輔(富士通研究所) 10:30 - 11:45 |
(29) VLD |
10:30-10:55 |
ディープラーニングを用いたリソグラフィシミュレーションモデルの高精度化 |
○渡辺友希・松縄哲明・木村泰己・野嶋茂樹(東芝) |
(30) VLD |
10:55-11:20 |
集合対間配線問題のための配線の付け替えによる配線長差最小化手法 |
○原 秀太郎・藤吉邦洋(東京農工大) |
(31) VLD |
11:20-11:45 |
カットプロセスを前提としたSelf-Aligned Double Patterningのための2色グリッドに準じた配線手法 |
○三浦発彦・長谷川 充・藤吉邦洋(東京農工大) |
11月29日(火) 午前 CPM招待講演 座長: 小舘淳一(NTT) 10:30 - 11:20 |
(32) CPM |
10:30-10:55 |
[招待講演]SOI基板の直接接合を用いた画素並列信号処理3次元構造CMOSイメージセンサの開発 |
○後藤正英・本田悠葵・渡部俊久・萩原 啓・難波正和・井口義則(NHK)・更屋拓哉・小林正治・日暮栄治・年吉 洋・平本俊郎(東大) |
(33) CPM |
10:55-11:20 |
[招待講演]IoT時代におけるエッジデバイスのインテリジェント化を支える脳型デバイスの重要性 |
○折井靖光(長瀬産業) |
|
11:45-13:00 |
昼食 ( 75分 ) |
11月29日(火) 午後 RECONF招待講演 座長: 本村真人 (北大) 13:00 - 14:00 |
(34) RECONF |
13:00-14:00 |
[招待講演]ソフトウェアエンジニアと高位合成 |
○満田賢一郎・大和田浩司・山本真司(ISP) |
11月29日(火) 午後 ICD招待講演 座長: 井上弘士(九州大学) 13:15 - 14:00 |
(35) ICD |
13:15-14:00 |
[招待講演]超大規模超高速画像表示技術と応用展開 ~ 画像ビッグデータの応用 ~ |
○川瀬英路(カミエンス) |
|
14:00-14:05 |
休憩 ( 5分 ) |
11月29日(火) 午後 ポスター表彰 14:05 - 14:35 |
(36) |
14:05-14:35 |
ポスター表彰 |
|
14:35-14:40 |
休憩 ( 5分 ) |
11月29日(火) 午後 VLD基調講演 座長: 竹中崇(NEC) 14:40 - 15:30 |
(37) 共通 |
14:40-15:30 |
[基調講演]IoT時代に向け組合せ最適化問題を効率的に解くCMOSアニーリングマシン |
○山岡雅直(日立) |
|
15:30-15:45 |
休憩 ( 15分 ) |
11月29日(火) 午後 IE基調講演1 座長: 高村誠之(NTT) 15:45 - 16:30 |
(38) 共通 |
15:45-16:30 |
[基調講演]デジタル映像の符号化技術・伝送装置の開発とハイビジョン化への貢献 |
○中川 章(富士通研) |
|
16:30-16:45 |
休憩 ( 15分 ) |
11月29日(火) 午後 IE基調講演2 座長: 坂東幸浩(NTT) 16:45 - 17:45 |
(39) 共通 |
16:45-17:45 |
[基調講演]データマイニング技術と応用 ~ グラフマイニングと探索的データ分析 ~ |
○鬼塚 真(阪大) |
11月30日(水) 午前 テスト生成およびテスト容易化設計 座長: 大竹哲史(大分大学) 09:00 - 10:40 |
(40) DC |
09:00-09:25 |
重み付き故障カバレージに基づくテストパターン並替えの高速化手法 |
○犬山慎吾・岩崎一彦(首都大東京)・新井雅之(日大) |
(41) DC |
09:25-09:50 |
微小遅延故障テストのためのTDC組込み型スキャンFFの設計について |
○河塚信吾・四柳浩之・橋爪正樹(徳島大) |
(42) VLD |
09:50-10:15 |
SATソルバを用いた信号遷移回数を考慮した遷移故障向けテストパタン生成手法について |
○松永裕介(九大) |
(43) DC |
10:15-10:40 |
オンチップ故障診断のためのLFSRシード生成法 |
○南薗隼人・大竹哲史(大分大) |
11月30日(水) 午前 コンピュータシステム一般 座長: 安里彰(富士通) 09:00 - 10:40 |
(44) CPSY |
09:00-09:25 |
オンチップボディバイアス調節機構アーキテクチャの提案と実装 |
○奥原 颯・Akram Ben Ahmed・天野英晴(慶大) |
(45) CPSY |
09:25-09:50 |
内部抵抗の大きい電源に対応するボディバイアス制御手法 |
○天野英晴・増山滉一朗・奥原 颯・畔上佳太(慶大) |
(46) |
09:50-10:15 |
データ圧縮機能搭載ストレージにおける空き容量を考慮したライト制御方式
〇松下貴記・川口智大・関 俊哉(日立) |
(47) CPSY |
10:15-10:40 |
リモートGPUを用いたグラフ処理におけるGPU間同期手法の検討 |
○森島 信・松谷宏紀(慶大) |
|
10:40-10:55 |
休憩 ( 15分 ) |
11月30日(水) 午前 セキュリティおよびネットワーク 座長: 小林悠記(NEC) 10:55 - 12:10 |
(48) VLD |
10:55-11:20 |
CCNルータのためのコンテンツのネーム長による分割ハッシュテーブルと平衡木によるFIBの構築 |
○島崎健太(早大)・右近祐太・宮崎昭彦(NTT)・津田俊隆・中里秀則・戸川 望(早大) |
(49) VLD |
11:20-11:45 |
動作中のIoTデバイスに対する電気容量変化の測定を用いた不正改変検知装置の設計 |
○北山遼育(早大)・竹中 崇(NEC)・柳澤政生・戸川 望(早大) |
(50) DC |
11:45-12:10 |
A Golden-IC Free Clock Tree Driven Authentication Approach for Hardware Trojan Detection |
○Fakir Sharif Hossain・Tomokazu Yoneda・Michiko Inoue(NAIST)・Alex Orailoglu(UCSD) |
11月30日(水) 午前 画像処理・アーキテクチャ 座長: 中島雅逸(ソシオネクスト) 10:55 - 12:10 |
(51) ICD |
10:55-11:20 |
リアルタイムHEVCエンコーダLSIの電力削減手法の提案 |
○大西隆之・大森優也・岩崎裕江・清水 淳(NTT) |
(52) ICD |
11:20-11:45 |
単一磁束量子回路を用いたシフトレジスタ型キャッシュメモリ・アーキテクチャの提案 |
○石田浩貴(九大)・田中雅光(名大)・小野貴継・井上弘士(九大) |
(53) IE |
11:45-12:10 |
解像度変化に頑健な画像マッチングのためのランキング学習に基づいた特徴点検出法 |
○吉川 慧・亀山啓輔(筑波大) |
|
12:10-13:20 |
昼食 ( 70分 ) |
11月30日(水) 午後 高位合成 座長: 高島康裕(北九州市立大学) 13:20 - 14:10 |
(54) VLD |
13:20-13:45 |
経年劣化を考慮したフロアプラン統合化高位合成手法 |
○井川昂輝・柳澤政生・戸川 望(早大) |
(55) VLD |
13:45-14:10 |
高位合成によるアクセラレータ設計を対象としたサイクル数削減およびバッファサイズ最小化のためのデータ転送最適化手法 |
○石川大輔・瀬戸謙修(東京都市大) |
11月30日(水) 午後 アナログ回路技術 座長: 土谷亮(京都大学) 13:20 - 15:00 |
(56) ICD |
13:20-13:45 |
不揮発マイコン向け高速・低電力アナログ・デジタル変換器の構成 ~ 参照電圧不要な高速・低電力逐次比較型AD変換器 ~ |
○玉越 晃・夏井雅典・羽生貴弘(東北大) |
(57) ICD |
13:45-14:10 |
エネルギーハーベスティング向け完全集積可能な最低入力電圧100mVの昇圧電源回路 |
○更田裕司・大内真一・松川 貴(産総研) |
(58) ICD |
14:10-14:35 |
FPGAを用いた並列型確率的A/D変換器のシステム検証手法に関する研究 |
○勇 正大・松岡俊匡(阪大) |
(59) ICD |
14:35-15:00 |
IoTデバイス向けReRAM書き込み電圧生成回路の低電圧化およびコンパレータ回路のバイアス電流最適化手法 |
○鶴見洸太・田中誠大・竹内 健(中大) |