12月1日(火) 午後 セキュリティ1 座長: 宮崎 昭彦(NTT) 12:45 - 13:35 |
(1) DC |
12:45-13:10 |
Scan Segmentation Approach to Magnify Detection Sensitivity for Tiny Hardware Trojan |
○Fakir Sharif Hossain・Tomokazu Yoneda・Michiko Inoue(NAIST) |
(2) VLD |
13:10-13:35 |
ゲートレベルパイプライン型自己同期回路を用いた楕円曲線デジタル署名アルゴリズムの実装について |
○田村雅人・池田 誠(東大) |
12月1日(火) 午後 光再構成 座長: 谷川一哉(広島市立大学) 12:45 - 13:35 |
(3) RECONF |
12:45-13:10 |
並列処理指向・光再構成型ゲートアレイへのTMR実装 |
○伊藤芳純・渡邊 実(静岡大) |
(4) RECONF |
13:10-13:35 |
光再構成型ゲートアレイの反転コンフィギュレーション手法のフォールトトレランス評価 |
○榛葉大樹・渡邊 実(静岡大) |
12月1日(火) 午後 GPU 座長: 天野英晴(慶大) 12:45 - 13:35 |
(5) CPSY |
12:45-13:10 |
リモートGPUクラスタを用いたドキュメント指向型データベースの性能評価 |
○森島 信・松谷宏紀(慶大) |
(6) CPSY |
13:10-13:35 |
GPUをもちいたホールスラスタ・シミュレーションの割り付け処理の高速化の検討 |
○宮島敬明・張 科寅・藤田直行(JAXA) |
|
13:35-13:50 |
休憩 ( 15分 ) |
12月1日(火) 午後 ICD招待講演 座長: 藤島 実(広島大) 13:50 - 15:30 |
(7) ICD |
13:50-14:40 |
[招待講演]ICチップの真正性の確保と対策 ~ ハードウェアセキュリティの根源的課題に向き合う ~ |
○永田 真(神戸大) |
(8) ICD |
14:40-15:30 |
[招待講演]4K・8K超高精細映像の配信に向けた映像符号化ハードウェア技術 |
○大西隆之・岩崎裕江・清水 淳(NTT) |
12月1日(火) 午後 再構成とニューラルネットワーク 座長: 渡邊実(静岡大学) 13:50 - 15:30 |
(9) RECONF |
13:50-14:15 |
スイッチ内アクセラレーションの実現のための部分再構成 |
○天野英晴・櫻井祐市・鶴田千晴(慶大) |
(10) RECONF |
14:15-14:40 |
FPGAを用いた動的再構成可能PLAとDSLベースの設計開発手法の検討 |
○三好健文(わさらぼ/イーツリーズ・ジャパン)・中原啓貴(愛媛大)・船田悟史(イーツリーズ・ジャパン) |
(11) |
14:40-15:05 |
高位合成による自動パイプライン化を利用したスパイキングニューラルネットワークシミュレーション高速化回路のFPGA実装
○川尾太郎・河野崇・藤田昌宏(東大) |
(12) CPSY |
15:05-15:30 |
セルラニューラルネットワークのシミュレータ開発と評価 |
○亀田友哉(奈良先端大)・木村 睦(龍谷大)・中島康彦(奈良先端大) |
12月1日(火) 午後 メモリテストとタイミング 座長: 高橋 寛(愛媛大) 13:50 - 15:30 |
(13) DC |
13:50-14:15 |
メモリの隣接パタン依存故障テストに対するバックグラウンド列の生成 |
○上岡真也・米田友和・大和勇太・井上美智子(奈良先端大) |
(14) DC |
14:15-14:40 |
遅延故障検査容易化回路を用いる同時検査対象経路選択条件の検討 |
○森 亮介・四柳浩之・橋爪正樹(徳島大) |
(15) DC |
14:40-15:05 |
隣接線の信号遷移による遅延変動を用いる半断線故障の判別法について |
○伊勢幸太郎・四柳浩之・橋爪正樹(徳島大)・樋上喜信・高橋 寛(愛媛大) |
(16) VLD |
15:05-15:30 |
モンテカルロ法に基づくタイミング歩留り解析の高速化 |
○粟野皓光・佐藤高史(京大) |
|
15:30-15:45 |
休憩 ( 15分 ) |
12月1日(火) 午後 フェロー記念講演1 座長: 中島康彦(奈良先端大) 15:45 - 16:45 |
(17) 共通 |
15:45-16:45 |
[フェロー記念講演]VLSIテスト技術によるシステムディペンダビリティ向上への期待 |
○梶原誠司(九工大) |
|
16:45-17:00 |
休憩 ( 15分 ) |
12月1日(火) 午後 フェロー記念講演2 座長: 松永裕介(九大) 17:00 - 18:00 |
(18) 共通 |
17:00-18:00 |
[フェロー記念講演]再構成可能チップと高位合成、EDA事業運営 |
○若林一敏(NEC) |
12月2日(水) 午前 ポスター発表 座長: 谷川一哉(広島市大) 09:30 - 11:00 |
|
- |
P01 [粟野皓光] モンテカルロ法に基づくタイミング歩留り解析の高速化
P02 [畑山拓也] プログラマブルSoCにおけるリアルタイムシステム構築のためのソフトウェア指向の協調設計環境
P03 [菊谷雄真] 高位合成ツールVivado HLSとPyCoRAMを用いたFPGAアクセラレータの性能比較
P04 [高山尋考] FPGAクラスタ構築の前に ~ PCIe Gen3通信における注意点 ~
P05 [上口翔大] 人物検知用赤外線アレイセンサ対応低消費電力AFE回路の設計
P06 [堀田海平] 補間型TDCを用いたSingle Slope ADCの製造ばらつき耐性に関する考察
P07 [増子 駿] レイアウト面積最小化問題における高速化のためのSATへの定式化手法
P08 [藤原晃一] 配線遅延とクロックスキューを利用したフロアプラン指向FPGA高位合成手法
P09 [岡本拓巳] 大腸内視鏡画像タイプ識別のためのSVM推定確率算出ハードウェア
P10 [佐藤 光] 道路速度標識認識システムのRapid Prototyping Platform への実装
P11 [中原啓貴] Nested RNSを適用した電波望遠鏡用デジタル分光器用FFTについて
P12 [田島咲季] 15nmプロセスにおける低電力な耐ソフトエラーラッチの設計
P13 [新津葵一] 0.25μm CMOS 0.23V駆動リング発振制御型近距離無線送信器とバイオ燃料電池を用いた電力自立・使い捨て可能バイオセンサ集積回路
P14 [長谷川健人] SVMを利用したネットリストの特徴に基づくハードウェアトロイ分類
P15 [大屋 優] ゲートレベルネットリストの脆弱性を表現する指標
P16 [杉 幸樹] ロバストな診断支援を実現するボトムアップ特徴量構築アーキテクチャ
P17 [清水達也] リアルタイム消化管内視鏡診断支援に適した特徴量抽出アーキテクチャ
P18 [猪谷孝太] ハンドシェイク遅延を考慮した4相2線式非同期システムの高位合成におけるスケジューリングアルゴリズム
P19 [呉 政訓] コンポーネント間隣接制約を考慮した耐ソフトエラーデータパス合成
P20 [渡邊聖剛] LSI基板パッケージの3次元伝熱シミュレータの構築と評価
P21 [川村一志] タイミングエラー予測回路によるデータ依存最適化回路設計とそのFPGA評価
P22 [田中義浩] 機械学習を用いたプロセッサ性能モデリングの精度解析
P23 [田近龍平] QDIモデルに基づく非同期式VLSIの低電圧特性の評価
P24 [石川達也] 非同期式回路を用いたピーク電流抑制型バンドパスフィルタの実装と評価
P25 [島﨑健太] CCNルータのためのハッシュテーブルと平衡木の併用によりメモリアクセスを削減したFIBの構築
P26 [趙 謙] A Study of HW/SW Co-design Framework based on the Virtualization Technology |
|
11:00-11:15 |
休憩 ( 15分 ) |
12月2日(水) 午前 探索と検証 座長: 小平行秀(会津大) 11:15 - 12:30 |
(19) VLD |
11:15-11:40 |
到達不可能な解空間における効果的なSimulated Annealing法探索に関する研究 |
○中野太維・藤吉邦洋(東京農工大) |
(20) VLD |
11:40-12:05 |
モンテカルロ木探索のCAD問題への応用について |
○松永裕介(九大) |
(21) |
12:05-12:30 |
SATソルバーを援用したカバレッジ駆動設計検証について
○浜口清治(島根大) |
12月2日(水) 午前 システムレベル設計 座長: 三好健文 (イーツリーズ・ジャパン) 11:15 - 12:30 |
(22) RECONF |
11:15-11:40 |
A Study of HW/SW Co-design Framework based on the Virtualization Technology |
○Qian Zhao・Motoki Amagasaki・Masahiro Iida・Morihiro Kuga・Toshinori Sueyoshi(Kumamoto Univ.) |
(23) RECONF |
11:40-12:05 |
プログラマブルSoCにおけるリアルタイムシステム構築のためのソフトウェア指向の協調設計環境 |
○畑山拓也・谷 祐輔・高瀬英希・高木一義・高木直史(京大) |
(24) VLD |
12:05-12:30 |
A Study on DVFS for Heterogeneous Task Set |
○Mineo Kaneko(JAIST) |
12月2日(水) 午前 高位設計 座長: 密山幸男(高知工科大) 11:15 - 12:30 |
(25) CPSY |
11:15-11:40 |
アルゴリズム記述とCGRA実装を統合するC言語フレームワーク |
○中島康彦(奈良先端大) |
(26) CPSY |
11:40-12:05 |
高位合成ツールVivado HLSとPyCoRAMを用いたFPGAアクセラレータの性能比較 |
○菊谷雄真(阪府大高専)・Tran Thi Hong・高前田伸也・中島康彦(奈良先端大) |
(27) CPSY |
12:05-12:30 |
HEVCを用いたライトフィールドイメージ圧縮伸張の提案 |
○三谷剛正・Tran Thi Hong・高前田伸也・中島康彦(奈良先端大) |
|
12:30-13:45 |
休憩 ( 75分 ) |
12月2日(水) 午後 VLD招待講演 座長: 冨山宏之(立命館大) 13:45 - 15:25 |
(28) VLD |
13:45-14:25 |
[招待講演]国際会議採択に向けて ~ 留学・プログラム委員の経験から ~ |
○原 祐子(東工大) |
(29) VLD |
14:25-14:55 |
[招待講演]台北だより |
○高島康裕(北九州市大) |
(30) VLD |
14:55-15:25 |
[招待講演]EDA研究最前線 ~ テキサス大学留学経験より ~ |
○松縄哲明(東芝) |
12月2日(水) 午後 通信 座長: 高前田伸也(奈良先端大) 13:45 - 15:25 |
(31) CPSY |
13:45-14:10 |
ThruChip Interfaceを用いた直線状ネットワークの予備評価 |
○野村明生・松谷宏紀・竹 康宏(慶大)・並木美太郎(東京農工大)・黒田忠広・天野英晴(慶大) |
(32) CPSY |
14:10-14:35 |
CSMA/CDバスとD-TDMAバスを併用したワイヤレス3次元バスアーキテクチャ |
○松村 剛(慶大)・鯉渕道紘(NII)・天野英晴・松谷宏紀(慶大) |
(33) CPSY |
14:35-15:00 |
Performance Evaluation of K-best Viterbi Decoder for IoT Applications |
○Thi Hong Tran(NAIST)・Dwi Rahma Ariyani・Lina Alfaridah ZH(Andalas Univ.)・Shinya Takamaeda-Yamazaki・Yasuhiko Nakashima(NAIST) |
(34) RECONF |
15:00-15:25 |
FPGA間通信で発生する諸問題 ~ PCIe Gen3通信における注意点 ~ |
○高山尋考・山口佳樹(筑波大) |
12月2日(水) 午後 回路設計 座長: 吉田 毅(広島大) 13:45 - 15:25 |
(35) ICD |
13:45-14:10 |
人物検知用赤外線アレイセンサ対応低消費電力AFE回路の設計 |
○上口翔大(立命館大)・熊本敏夫(阪産大)・白畑正芳・熊木武志・藤野 毅(立命館大) |
(36) ICD |
14:10-14:35 |
フラクショナル位相選択法によりジッタ特性を改善した高速起動完全デジタルCDR回路の設計 |
○峠 仁人・飯塚哲也・名倉 徹(東大)・三浦 賢・村上芳道(ザインエレクトロニクス)・浅田邦博(東大) |
(37) ICD |
14:35-15:00 |
補間型TDCを用いたSingle Slope ADCの製造ばらつき耐性に関する考察 |
○堀田海平・大畠賢一(鹿児島大) |
(38) ICD |
15:00-15:25 |
適応調律型電源共振抑制フィルタのEMS評価 |
○谷口綱紀・三浦典之・永田 真(神戸大) |
12月2日(水) 午後 ポスター表彰 座長: 谷川一哉(広島市大) 15:25 - 15:55 |
|
- |
ポスター表彰 |
12月2日(水) 午後 配置配線 座長: 宮澤武廣(三菱電機マイコン機器ソフトウエア) 15:55 - 18:00 |
(39) |
15:55-16:20 |
ナンバーリンク問題に対する命題論理式のエンコーディング法に評価について
○松永裕介(九大) |
(40) VLD |
16:20-16:45 |
CMOS回路の1次元レイアウト面積最小化問題に対する高速化のためのSATへの定式化 |
○増子 駿・小平行秀(会津大) |
(41) VLD |
16:45-17:10 |
可変成形型電子ビーム露光装置のためのレイアウトのL型分割手法 |
○星 克也・藤吉邦洋(東京農工大) |
(42) VLD |
17:10-17:35 |
Self-Aligned Quadruple Patterningのための3次配線アルゴリズムを用いた効率的な配線生成手法 |
○井原岳志・高橋篤司(東工大) |
(43) VLD |
17:35-18:00 |
配線遅延とクロックスキューを利用したフロアプラン指向FPGA高位合成手法 |
○藤原晃一・川村一志・柳澤政生・戸川 望(早大) |
12月2日(水) 午後 画像処理1 座長: 武内良典(阪大) 15:55 - 18:00 |
(44) ICD |
15:55-16:20 |
物体追跡システムの低消費エネルギー化を目的とした動的フレームレート制御法 |
○井上優良・小野貴継・井上弘士(九大) |
(45) |
16:20-16:45 |
大腸内視鏡画像タイプ識別のためのSVM推定確率算出ハードウェア
○岡本拓巳・小出哲士・ホアン アィントゥワン・清水達也・杉幸樹・佐藤光・玉木徹・ビッサ ライチェフ・金田和文(広大)・吉田成人・三重野寛(JR西日本 広島鉄道病院)・田中信治(広大) |
(46) |
16:45-17:10 |
道路速度標識認識システムのRapid Prototyping Platform への実装
○佐藤光・ホアン アィントゥワン・小出哲士(広大) |
(47) VLD |
17:10-17:35 |
FPGAによるロボットヘッドのリアルタイム位置姿勢計測の実装 |
○松本雅裕・下ノ村和弘(立命館大) |
(48) RECONF |
17:35-18:00 |
Nested RNSを適用した電波望遠鏡デジタル分光器用FFT回路に関して |
○中原啓貴(愛媛大)・笹尾 勤(明大)・中西裕之(鹿児島大)・岩井一正(NICT)・長尾 透(愛媛大) |
12月2日(水) 午後 低電力設計 座長: 石橋孝一郎(電通大) 15:55 - 18:00 |
(49) VLD |
15:55-16:20 |
15nmプロセスにおける低電力な耐ソフトエラーラッチの設計 |
○田島咲季・史 又華・戸川 望・柳澤政生(早大) |
(50) VLD |
16:20-16:45 |
細粒度パワーゲーティングにおける仮想グランド線自動検知によるスリープ制御手法の評価 |
○工藤 優・宇佐美公良(芝浦工大) |
(51) CPSY |
16:45-17:10 |
SOTB MOSFETを用いた低電力マイクロコントローラの動的基板バイアス制御機構の実装と予備評価 |
○奥原 颯(慶大)・小出知明(電通大)・Johannes maximilian kuehn・Akram Ben Ahmed(慶大)・石橋孝一郎(電通大)・天野英晴(慶大) |
(52) ICD |
17:10-17:35 |
論理回路の極低電力動作を実現する基板バイアス発生回路 |
○小出知明・石橋孝一郎(電通大)・杉井信之(超低電圧デバイス技研組合) |
(53) ICD |
17:35-18:00 |
ビッグデータ連携ヘルスケアに向けた0.25μm CMOS 0.23V駆動リング発振制御型近接無線送信器とバイオ燃料電池を用いた電力自立・使い捨て可能発電センシング一体型集積センサ |
○新津葵一(名大/JST)・小林敦希・安藤貴史(名大)・小川雄大・西澤松彦(東北大)・中里和郎(名大) |
12月3日(木) 午前 セキュリティ2 座長: 小松聡(東京電機大) 09:45 - 10:35 |
(54) VLD |
09:45-10:10 |
SVMを利用したネットリストの特徴に基づくハードウェアトロイ識別 |
○長谷川健人・大屋 優・柳澤政生・戸川 望(早大) |
(55) VLD |
10:10-10:35 |
ゲートレベルネットリストの脆弱性を表現する指標 |
○大屋 優・史 又華(早大)・山下哲孝・岡村利彦・角尾幸保(NEC)・柳澤政生・戸川 望(早大) |
12月3日(木) 午前 画像処理2 座長: 中原啓貴(愛媛大) 09:20 - 10:35 |
(56) RECONF |
09:20-09:45 |
ロバストな診断支援システムを実現するボトムアップ特徴量構築アーキテクチャ |
○杉 幸樹・小出哲士・清水達也・岡本拓巳・Anh-Tuan Hoang・佐藤 光・玉木 徹・Bisser Raytchev・金田和文(広島大)・吉田成人・三重野 寛(広島鉄道病院)・田中信治(広島大) |
(57) RECONF |
09:45-10:10 |
リアルタイム消化管内視鏡診断支援に適した特徴量抽出アーキテクチャ |
○清水達也・小出哲士・Anh-Tuan Hoang・杉 幸樹・岡本拓巳・佐藤 光・玉木 徹・Bisser Raytchev・金田和文(広島大)・吉田成人・三重野 寛(広島鉄道病院)・田中信治(広島大) |
(58) RECONF |
10:10-10:35 |
高位合成を用いた人検出画像処理のFPGA実装に関する一考察 |
○藤田 亮・大石将仁・林田与志樹・柴田裕一郎・小栗 清(長崎大) |
12月3日(木) 午前 高位合成 座長: 齋藤寛(会津大) 09:20 - 10:35 |
(59) DC |
09:20-09:45 |
ハンドシェイク遅延を考慮した4相2線式非同期システムの高位合成におけるスケジューリングアルゴリズム |
○猪谷孝太・岩垣 剛・市原英行・井上智生(広島市大) |
(60) VLD |
09:45-10:10 |
高位合成における分散制御のデータフローグラフ境界を越えた拡張 |
○清水美帆・石浦菜岐佐(関西学院大) |
(61) VLD |
10:10-10:35 |
コンポーネント間近接制約を考慮した耐ソフトエラーデータパス合成 |
○呉 政訓・金子峰雄(北陸先端大) |
|
10:35-10:50 |
休憩 ( 15分 ) |
12月3日(木) 午前 CPM招待講演 座長: 山田浩(東芝)、小舘淳一(NTT) 10:50 - 12:30 |
(62) CPM |
10:50-11:40 |
[招待講演]パッケージ基板の層間接続ビア構造における電源インピーダンス低減技術 |
○赤星知幸・福盛大雅・水谷大輔・谷 元昭(富士通研) |
(63) CPM |
11:40-12:30 |
[招待講演]新しい概念のメモリ・論理共役システムとその周辺 ~ メモリのみで構成した動的再構成可能システム ~ |
○大塚寛治・佐藤陽一(明星大)・河西純一(MIRAI) |
12月3日(木) 午前 予測と測定 座長: 細川 利典(日大) 10:50 - 12:30 |
(64) DC |
10:50-11:15 |
FPGAのオンチップ遅延測定における温度影響補正の検討 |
○喜納 猛・三宅庸資・佐藤康夫・梶原誠司(九工大) |
(65) DC |
11:15-11:40 |
LSI基板パッケージの3次元伝熱シミュレータの構築と評価 |
○渡邊聖剛・大村 崇・北川友貴・林 磊・孟 林・福井正博(立命館大) |
(66) VLD |
11:40-12:05 |
アナログバウンダリスキャンを用いた三次元積層後のTSV抵抗の精密計測法の実装について |
○王 森レイ・香川敬祐(愛媛大)・亀山修一(富士通)・樋上喜信・高橋 寛(愛媛大) |
(67) VLD |
12:05-12:30 |
タイミングエラー予測回路によるデータ依存最適化回路設計とそのFPGA評価 |
○川村一志・柳澤政生・戸川 望(早大) |
12月3日(木) 午前 プロセッサとメモリ1 座長: 安里 彰(富士通) 10:50 - 12:30 |
(68) CPSY |
10:50-11:15 |
DVFS下のL1 High Power/Low Powerキャッシュ切替による消費エネルギー削減 |
○齋藤 郁・小林良太郎(豊橋技科大)・嶋田 創(名大) |
(69) CPSY |
11:15-11:40 |
単一磁束量子回路を用いたマイクロプロセッサの論理設計 |
○石田浩貴・津秦伴紀(九大)・田中雅光(名大)・小野貴継・井上弘士(九大) |
(70) CPSY |
11:40-12:05 |
機械学習を用いたプロセッサ性能モデリングの精度解析 |
○田中義浩・小野貴継・井上弘士(九大) |
(71) CPSY |
12:05-12:30 |
Dependable Responsive Multithreaded Processor IIにおける低遅延リアルタイム実行 |
○羽鳥雄介・大沢幸平(慶大)・溝谷圭悟(任天堂)・千代浩之・山崎信行(慶大) |
|
12:30-13:45 |
休憩 ( 75分 ) |
12月3日(木) 午後 非同期回路 座長: 宇佐美公良(芝浦工大) 13:45 - 15:00 |
(72) VLD |
13:45-14:10 |
QDIモデルに基づく非同期式VLSIの低電圧特性の評価 |
○田近龍平・黒川 敦・今井 雅(弘前大) |
(73) VLD |
14:10-14:35 |
非同期式回路を用いたピーク電流抑制型バンドパスフィルタの実装と評価 |
○石川達也・黒川 敦・今井 雅(弘前大) |
(74) |
14:35-15:00 |
束データ方式による非同期式回路に対する演算の移動度を利用した動的電力最適化手法の評価
○保坂隼也・齋藤寛(会津大) |
12月3日(木) 午後 テストと高信頼化 座長: 梶原 誠司(九工大) 13:45 - 15:25 |
(75) DC |
13:45-14:10 |
静的テスト圧縮のための多重目標故障テスト生成を用いたMバイNアルゴリズム |
○原 侑也・山崎紘史・細川利典(日大)・吉村正義(京都産大) |
(76) DC |
14:10-14:35 |
遅延故障BIST向けLFSR/MISRシード生成 |
○嶋津大地・大竹哲史(大分大) |
(77) DC |
14:35-15:00 |
FPGAテストのための耐ソフトエラーBIST |
○上田大樹・嶋津大地・大竹哲史(大分大) |
(78) DC |
15:00-15:25 |
テスト容易でオンライン誤り検出可能な桁上げ選択加算器 |
○鬼頭信貴(中京大) |
12月3日(木) 午後 プロセッサとメモリ2 座長: 井上弘士(九大) 13:45 - 15:25 |
(79) VLD |
13:45-14:10 |
ARMアーキテクチャ向け命令サイクルの高速・高精度見積もり |
○佐藤 剛・安藤友樹・高田広章・本田晋也・松原 豊(名大) |
(80) VLD |
14:10-14:35 |
キャッシュヒット率の向上のための基本ブロックのアドレスオフセットの探索 |
○後藤潤哉・石浦菜岐佐(関西学院大) |
(81) VLD |
14:35-15:00 |
CCNルータのためのハッシュテーブルと平衡木の併用によるメモリアクセスを削減したFIBの構築 |
○島﨑健太(早大)・青木 孝・羽田野孝裕・大塚卓哉・宮崎昭彦(NTT)・津田俊隆・朴 容震・戸川 望(早大) |
(82) VLD |
15:00-15:25 |
回路面積を考慮した不揮発性メモリ書き込み削減符号生成手法 |
○多和田雅師・木村晋二・柳澤政生・戸川 望(早大) |