5月12日(木) 午前 画像処理 座長: 堀洋平(産総研) 10:20 - 12:00 |
(1) |
10:20-10:45 |
Impulse Cを用いたFPGAのリソースシェアリングと顔向き認識アルゴリズムの実装 |
○宮島敬明(慶大)・新井正敏(カルソニックカンセイ)・天野英晴(慶大) |
(2) |
10:45-11:10 |
FAST Corner Detectionの検出パターンの圧縮とFPGAへの実装 |
○土肥慶亮・頼田祐二・柴田裕一郎・小栗 清(長崎大) |
(3) |
11:10-11:35 |
FPGAを用いたMean-Shiftフィルタの高速計算 |
○ダン・バー カク・チュウ・丸山 勉(筑波大) |
(4) |
11:35-12:00 |
FPGAによるDP-Treeアルゴリズムを用いたステレオビジョンシステムの構築 |
○金 旻璽・丸山 勉(筑波大) |
|
12:00-13:30 |
昼食 ( 90分 ) |
5月12日(木) 午後 信頼性、非同期 座長: 渡邊誠也(岡山大) 13:30 - 14:45 |
(5) |
13:30-13:55 |
ソフトコアプロセッサシステムの高信頼化に向けたコンテキスト同期手法 |
○藤野 誠・甲斐統貴(熊本大)・一ノ宮佳裕(熊本大/学振)・尼崎太樹・久我守弘・末吉敏則(熊本大) |
(6) |
13:55-14:20 |
動的再構成可能アーキテクチャによる故障回避機構の定量的信頼性評価 |
○郡浦宏明(阪大)・密山幸男(高知工科大)・橋本昌宜・尾上孝雄(阪大) |
(7) |
14:20-14:45 |
束データ方式による非同期式回路のFPGA実装とその性能評価 |
○岡部 忠(都立産技研センター) |
|
14:45-15:00 |
休憩 ( 15分 ) |
5月12日(木) 午後 FPGA応用 座長: 安永守利(筑波大) 15:00 - 16:15 |
(8) |
15:00-15:25 |
移植が容易なPCI Expressインターフェイスフレームワークの設計と実装 |
○五十嵐翔一・森田竜平・奥山祐市(会津大)・濱田 剛(長崎大)・北道淳司・黒田研一(会津大) |
(9) |
15:25-15:50 |
FPGAを用いた5GHz帯2x2MIMO-OFDM方式無線映像伝送装置の開発 |
○瀧澤 純・加地貴也・吉澤真吾(北大)・郡司 崇・俵山守男(三菱電機特機システム)・宮永喜一(北大) |
(10) |
15:50-16:15 |
4IGUエミュレータとMPUを用いたウイルス検出エンジンについて |
○中原啓貴・笹尾 勤・松浦宗寛(九工大) |
|
16:15-16:30 |
休憩 ( 15分 ) |
5月12日(木) 午後 招待講演 座長: 名古屋彰(岡山大) 16:30 - 17:20 |
(11) |
16:30-17:20 |
[招待講演]ERATO湊離散構造処理系プロジェクトの概要とシステム設計分野の研究について |
○湊 真一(北大/JST) |
|
- |
懇親会(予定) |
5月13日(金) 午前 科学技術計算 座長: 密山幸男(高知工科大) 09:15 - 10:30 |
(12) |
09:15-09:40 |
FPGAを用いたSmith-Waterman Algorithmの高速化 |
○福井 啓・藤田昌宏(東大) |
(13) |
09:40-10:05 |
FaSTARにおける流束の面積分計算高速化のためのOut-Of-Order機構 |
○赤嶺公之・田舎方健太(慶大)・長名保範(琉球大)・藤田直行(JAXA)・天野英晴(慶大) |
(14) |
10:05-10:30 |
低メモリ帯域で高性能ステンシル計算を実現するスケーラブルストリーミングアレイの試作と評価 |
○佐野健太郎(東北大)・初田義明(工房)・高野芳彰・山本 悟(東北大) |
|
10:30-10:45 |
休憩 ( 15分 ) |
5月13日(金) 午前 低消費電力化 座長: 京昭倫(ルネサスエレクトロニクス) 10:45 - 12:00 |
(15) |
10:45-11:10 |
低電力アクセラレータSLD-1にけるアプリケーションプログラムの最適化 |
○小崎信明・安田好宏・斉藤貴樹・池淵大輔・木村優之・天野英晴(慶大)・中村 宏(東大)・宇佐美公良(芝浦工大)・並木美太郎(東京農工大)・近藤正章(電通大) |
(16) |
11:10-11:35 |
低消費電力アクセラレータSLD-2の実装と評価 |
○伊澤麻衣・小崎信明・安田好宏・木村優之・天野英晴(慶大) |
(17) |
11:35-12:00 |
Virtex-5上の動的部分再構成暗号回路の消費電力評価 |
○堀 洋平・片下敏宏・佐藤 証(産総研) |
|
12:00-13:30 |
昼食 ( 90分 ) |
5月13日(金) 午後 リコンフィギャラブルアーキテクチャ 座長: 弘中哲夫(広島市大) 13:30 - 15:10 |
(18) |
13:30-13:55 |
アレイプロセッサ向けプログラマブルデータ並び替えユニットの実現 |
○小堀友義・石原希実・関 克敏・池川将夫(NEC) |
(19) |
13:55-14:20 |
ホモジニアスな配線構造によるFPGA設計の容易化 |
○井上万輝・尼崎太樹・飯田全広・末吉敏則(熊本大) |
(20) |
14:20-14:45 |
構成メモリ数を削減したアダプティブLUTアーキテクチャの提案 |
○田浦 健・尼崎太樹・飯田全広・末吉敏則(熊本大) |
(21) |
14:45-15:10 |
256コンテキストMEMS光再構成型ゲートアレイ |
○山地勇一郎・渡邊 実(静岡大) |