7月22日(木) 午前 座長: 藤巻 朗(名大) 09:30 - 12:00 |
(1) |
09:30-09:55 |
超電導フラッシュ型ADCにおける半同期型エラー補正回路の設計 |
○石原和政(東京電機大/国際超電導産技研センター)・鈴木秀雄(国際超電導産技研センター)・宮原一紀(東京電機大)・日高睦夫(国際超電導産技研センター) |
(2) |
09:55-10:20 |
単一磁束量子論理によるデジタルDROS用アップダウンカウンタ回路の高速動作 |
○照井晃介・王元 勇・田井野 徹・明連広昭(埼玉大) |
(3) |
10:20-10:45 |
集積型極低温電流比較器の提案 |
○丸山道隆・浦野千春・大江武彦・前澤正明・山田隆宏(産総研)・日高睦夫・佐藤哲朗・永沢秀一・日野出憲治(国際超電導産技研センター)・金子晋久(産総研) |
(4) |
10:45-11:10 |
SFQ回路を用いたバタフライ演算回路の高速測定 |
○宮岡史滋・貝沼世樹・島村泰浩・山梨裕希・吉川信行(横浜国大) |
(5) |
11:10-11:35 |
超伝導回路の設計・評価環境の開発 |
○山田隆宏・前澤正明・神代 暁(産総研) |
(6) |
11:35-12:00 |
単一磁束量子論理回路のための故障モデルとテストパターン生成手法の検討 |
○鬼頭信貴(京大)・田中雅光・高木一義(名大)・高木直史(京大) |
7月22日(木) 午後 座長: 鈴木秀雄(超電導工学研究所) 13:15 - 14:55 |
(7) |
13:15-13:40 |
バイアス電源の高電圧化による単一磁束量子回路の高速化の検討 |
○田中雅光・赤池宏之・藤巻 朗・高木一義(名大/JST)・吉川信行(横浜国大/JST)・永沢秀一(SRL/JST)・高木直史(京大/JST) |
(8) |
13:40-14:05 |
ISTEC 10-kA/cm2 Nbアドバンストプロセス2を用いた4x4スイッチの動作実証 |
○伊藤将人・カタエバ イリーナ・岡田将和・纐纈智仁・田中雅光・赤池宏之・藤巻 朗(名大) |
(9) |
14:05-14:30 |
10 kA/cm2 Nb Processを用いた SFQ浮動小数点乗算器の50 GHzでの動作評価 |
○島村泰浩・貝沼世樹・宮岡史滋・山梨裕希・吉川信行(横浜国大)・藤巻 朗・高木一義(名大)・高木直史(京大) |
(10) |
14:30-14:55 |
40kA/cm^2プロセスによる単一磁束量子回路の動作評価 |
○纐纈智仁・赤池宏之・藤巻 朗(名大)・佐藤哲朗・日野出憲治・永沢秀一・日高睦夫(超電導工学研) |