5月30日(水) 午後 システム設計 座長: 齋藤 寛(会津大) 14:30 - 16:10 |
(1) VLD |
14:30-14:55 |
開始温度を自動で設定するSA法を用いたマルチプロセッサ・タスク割当て最適化手法 |
○柳父悠一郎・坂主圭史・武内良典・今井正治(阪大) |
(2) VLD |
14:55-15:20 |
HDRアーキテクチャを対象とした高速かつ効率的な複数電源電圧指向の高位合成手法 |
○阿部晋矢・柳澤政生・戸川 望(早大) |
(3) VLD |
15:20-15:45 |
状態遷移の解析に基づく磁気フリップフロップ書き込み制御手法 |
○岡田直也(早大)・中村祐一(NEC)・木村晋二(早大) |
(4) VLD |
15:45-16:10 |
潜在的な依存関係を利用した高位設計デバッグ支援手法 |
○小野翔平・松本剛史・藤田昌宏(東大) |
|
16:10-16:20 |
休憩 ( 10分 ) |
5月30日(水) 午後 招待講演 座長: 宇佐美公良(芝浦工大) 16:20 - 17:20 |
(5) 共通 |
16:20-17:20 |
[招待講演]微細化によるLSIの信頼性諸問題とその解決策 |
○小林和淑(京都工繊大) |
5月31日(木) 午前 物理設計 座長: 小平行秀(会津大) 09:30 - 10:45 |
(6) VLD |
09:30-09:55 |
再収斂パスにおける部分パス遅延量推定手法 |
永塚誠也・○高島康裕(北九州市大) |
(7) VLD |
09:55-10:20 |
重ね合わされるプリント基板上への素子配置手法 |
○松浦哲也・藤吉邦洋(東京農工大) |
(8) VLD |
10:20-10:45 |
A Comparator Energy Model Considering Shallow Trench Isolation by Geometric Programming |
○Gong Chen・Yu Zhang・Bo Yang・Qing Dong・Shigetoshi Nakatake(Kitakyushu Univ.) |
|
10:45-10:55 |
休憩 ( 10分 ) |
5月31日(木) 午前 設計環境 座長: 高島康裕(北九大) 10:55 - 11:45 |
(9) VLD |
10:55-11:20 |
束データ方式による非同期式回路のFPGA設計支援ツールセットの構築 |
○滝澤恵多郎・飯塚 成・齋藤 寛(会津大) |
(10) VLD |
11:20-11:45 |
誤差を有するシステムのシミュレーション結果に対する統計的解析とそのハードウェアによる高速化 |
○大島浩資・小野翔平・松本剛史・藤田昌宏(東大) |