12月2日(水) 午前 集積回路技術 (2階 小ホール) 座長: 鈴木 弘明 (ルネサス) 10:20 - 11:40 |
(1) ICD |
10:20-10:40 |
入出力間規則性予見方式による回路設計法 |
○佐藤 仁・中村次男・笠原 宏・冬爪成人(東京電機大) |
(2) ICD |
10:40-11:00 |
GALSシステムにおける非同期バスのFPGAによる実装 |
○堀 武宏・中村次男・冬爪成人・笠原 宏・田中照夫(東京電機大) |
(3) ICD |
11:00-11:20 |
Tailbiting BIPを用いたWiMAXターボデコーダ |
○新井宏明・宮本直人・小谷光司(東北大)・藤澤久典(富士通研)・伊藤隆司(東北大) |
(4) ICD |
11:20-11:40 |
CMOSデジタルLSIにおける電源雑音評価のためのリファレンス回路 |
○松野哲郎・小坂大輔(神戸大)・永田 真(神戸大/JST) |
12月2日(水) 午後 EMC回路設計とシステムLSIの実装設計(1); パネルディスカッション コーディネータ:大坂英樹 (2階 小ホール) 座長: 大坂 英樹(日立) 13:15 - 17:00 |
(5) 共通 |
13:15-13:50 |
[招待講演]チップ・パッケージ・ボード協調設計のためのPI/SI/EMI |
○浅井秀樹(静岡大) |
(6) 共通 |
13:50-14:25 |
[招待講演]最新半導体デバイスの環境中性子線エラー ~ デザインルール22nmへのインパクトと対策 ~ |
○伊部英史・新保健一・谷口 斉・鳥羽忠信(日立) |
(7) 共通 |
14:25-15:00 |
[招待講演]容量内蔵インタポーザによるLSIのノイズ特性向上技術 |
○齊藤義行・高橋英治・佐々木智江(パナソニック)・菅谷康博(パナソニックエレクトロニックデバイス) |
|
15:00-15:15 |
休憩 ( 15分 ) |
(8) 共通 |
15:15-15:50 |
[招待講演]GHz帯におけるEMC実装設計 |
○原田高志・小林直樹・森下 健・石田尚志(NEC) |
|
15:50-16:00 |
休憩 ( 10分 ) |
(9) 共通 |
16:00-17:00 |
[パネル討論]EMC回路設計とシステムLSIの実装設計 ~ 実装サイドからチップ設計への提言 ~ |
○大坂英樹(日立)・浅井秀樹(静岡大)・伊部英史(日立)・齊藤義行(パナソニック)・原田高志(NEC)・高橋成正(日本IBM) |
12月2日(水) 午後 高位・論理設計 (9階 特別学習室) 座長: 戸川 望 (早大) 13:25 - 15:05 |
(10) |
13:25-13:45 |
回路モジュールの再利用を考慮したRTL電力シミュレータの構成と評価
○森川敏雄, 川内裕文, 谷口一徹, 福井正博(立命館大学) |
(11) |
13:45-14:05 |
順序回路に対するRTL電力マクロモデル化の一手法
○村島良平, 谷口一徹, 福井正博(立命館大学) |
(12) VLD |
14:05-14:25 |
高位合成の完全ILP記述に基づくマルチプレクサの最小化 |
○井上恵介(北陸先端大/学振)・金子峰雄(北陸先端大) |
(13) VLD |
14:25-14:45 |
条件依存処理の実行確率を考慮した消費電力削減および二重電源電圧への応用 |
○伊藤和人・金 玄俊(埼玉大) |
(14) VLD |
14:45-15:05 |
LSIのデータ通信消費電力を削減するリソースバインディング手法 |
世渡秀和・○伊藤和人(埼玉大) |
|
15:05-15:20 |
休憩 ( 15分 ) |
12月2日(水) 午後 システム設計 (9階 特別学習室) 座長: 山田 晃久 (シャープ) 15:20 - 16:40 |
(15) VLD |
15:20-15:40 |
タイミングを考慮したハードウェア/ソフトウェア分割手法の評価 |
○松永惇弥・村岡道明(高知大) |
(16) VLD |
15:40-16:00 |
組み込みアプリケーションを対象とした2階層ユニファイドキャッシュのシミュレーション手法 |
○小林優太・戸川 望・柳澤政生・大附辰夫(早大) |
(17) VLD |
16:00-16:20 |
2階層キャッシュメモリにおけるシミュレーションベースのバス幅最適化手法 |
○渡辺信太・戸川 望・柳澤政生・大附辰夫(早大) |
(18) |
16:20-16:40 |
第一階述語論理のサブクラスに対する近似的モデル検査アルゴリズム
○増田和也,浜口清治,柏原敏伸(阪大) |
12月3日(木) 午前 EMC回路設計とシステムLSIの実装設計(2) (9階 特別学習室) 座長: 原田 高志(NEC) 10:00 - 11:35 |
(19) CPM |
10:00-10:20 |
情報システム装置の中性子照射試験とフィールドエラーとの相関 |
○新保健一・鳥羽忠信・伊部英史・西井浩士(日立) |
(20) CPM |
10:20-10:40 |
A Target Imedance of Power Distribution Network and LSI Packaging Design |
○Narimasa Takahashi・Yoshiyuki Kosaka・Masatoshi Ishii(IBM Japan)・Makoto Shiroshita(KYOCERA SLC) |
(21) CPM |
10:40-11:00 |
セグメント分割伝送線の波形整形能力の評価 |
○島内優希・中山廣士・山口佳樹・相部範之(筑波大)・吉原郁夫(宮崎大)・安永守利(筑波大) |
(22) 共通 |
11:00-11:35 |
[招待講演]高速LSIと基板の信号伝送系実装設計における課題と考察 |
○斉藤成一・山岸圭太郎(三菱電機) |
12月3日(木) 午前 ディペンダブル設計 (2階 小ホール) 座長: 吉田 浩章 (東大) 10:00 - 11:40 |
(23) VLD |
10:00-10:20 |
順序回路のソフトエラー耐性評価における近似手法の計算精度および実行時間の評価 |
○赤峰悠介・吉村正義・松永裕介(九大) |
(24) DC |
10:20-10:40 |
ソフトエラー検出機能を有するBILBOレジスタ |
○菅澤正弘・難波一輝・伊藤秀男(千葉大) |
(25) DC |
10:40-11:00 |
プロセス二重化とプロセス対交換によるチップマルチプロセッサの高信頼化手法 |
○長井智英・今井 雅・南谷 崇(東大) |
(26) DC |
11:00-11:20 |
スキャンベース攻撃とその防御法に対する定量的なセキュリティ評価 |
○伊藤侑磨・吉村正義・安浦寛人(九大) |
(27) |
11:20-11:40 |
重点的サンプリングにおける平均値移動量の決定手法とそのSRAM歩留り解析への適用
○伊達貴徳(東工大),萩原汐(東工大),益一哉(東工大),佐藤高史(京大) |
12月3日(木) 午前 高性能コンピュータシステムI (11階 大講義室) 座長: 三木 良雄 (日立) 10:20 - 11:40 |
(28) CPSY |
10:20-10:40 |
Smith-WatermanアルゴリズムにおけるGPUを用いた実装方法の一提案 |
○土肥慶亮(長崎大)・Ling Cheng(エディンバラ大)・濱田 剛・柴田裕一郎・小栗 清(長崎大)・Khaled Benkrid(エディンバラ大) |
(29) CPSY |
10:40-11:00 |
高性能かつ低消費電力を実現する可変レベルキャッシュのモード切替アルゴリズムの改良と評価 |
○松原伸幸・佐々木敬泰・大野和彦・近藤利夫(三重大) |
(30) CPSY |
11:00-11:20 |
可変パイプライン段数プロセッサのためのメモリアクセスに着目した細粒度なモード切換えコントローラ |
○野村和正・佐々木敬泰・大野和彦・近藤利夫(三重大) |
(31) CPSY |
11:20-11:40 |
2パス限定投機方式を実現するマルチコアプロセッサPALSの提案 |
○十鳥弘泰・大津金光・横田隆史・馬場敬信(宇都宮大) |
12月3日(木) 午後 テストI (2階 小ホール) 座長: 吉村 正義 (九大) 13:25 - 14:25 |
(32) DC |
13:25-13:45 |
DEFデータの視覚化による故障箇所候補の特定 |
○岸 和敬・眞田 克(高知工科大) |
(33) DC |
13:45-14:05 |
テスト容易性と救済可能性を考慮した歩留まりモデルに関する考察 |
○天野雄二郎・吉川祐樹・市原英行・井上智生(広島市大) |
(34) DC |
14:05-14:25 |
信号値遷移削減のためのドントケア判定率の最適化に関する研究 |
○別府 厳(九工大)・宮瀬紘平(九工大/JST)・大和勇太(九工大)・温 暁青・梶原誠司(九工大/JST) |
|
14:25-15:20 |
休憩 ( 55分 ) |
12月3日(木) 午後 設計事例 (2階 小ホール) 座長: 齋藤 寛 (会津大) 15:20 - 16:20 |
(35) VLD |
15:20-15:40 |
プログラマブル光再構成型ゲートアレイのホログラム窓の影響解析 |
○久保田慎也・渡邊 実(静岡大) |
(36) VLD |
15:40-16:00 |
電流モード型DC-DCコンバータ用小型適応型スロープ補償回路 |
○柴田公男・範 公可(電通大) |
(37) |
16:00-16:20 |
ハイブリッド型CMOS論理構成の4-2加算器による乗算器のグリッチ削減
○小暮 武,藤岡達也,雫 譲,廣瀬哲也,黒木修隆,沼 昌宏(神戸大) |
12月3日(木) 午後 回路構築手法・光再構成デバイス (9階 特別学習室) 座長: 泉 知論 (立命館大) 13:25 - 15:05 |
(38) RECONF |
13:25-13:45 |
SRAM型FPGAの部分再構成によるエラー訂正手法の一検討 |
○甲斐統貴・堤 喜章・尼崎太樹・久我守弘・末吉敏則(熊本大) |
(39) RECONF |
13:45-14:05 |
MEMSを用いた反転・非反転ダイナミック光再構成型ゲートアレイ |
○瀬戸大作・渡邊 実(静岡大) |
(40) RECONF |
14:05-14:25 |
宇宙放射線に対して高い耐性をもつ光バッファリング手法 |
○中島真央・渡邊 実(静岡大) |
(41) RECONF |
14:25-14:45 |
PCAにおける圧力の概念を用いた回路増殖法の評価 |
○荒木裕太・柴田裕一郎・濱田 剛・正田備也・小栗 清(長崎大) |
(42) RECONF |
14:45-15:05 |
スケーラブルFPGAシステムにおけるハードウェア拡張プロトコル |
○中條拓伯・坂本龍一・三輪 忍(東京農工大) |
|
15:05-15:20 |
休憩 ( 15分 ) |
12月3日(木) 午後 セキュリティ応用 (9階 特別学習室) 座長: 渡邊 誠也 (岡山大) 15:20 - 16:20 |
(43) RECONF |
15:20-15:40 |
並列ふるい法とMPUを用いたウイルス検出エンジンについて |
○中原啓貴・笹尾 勤・松浦宗寛(九工大)・川村嘉郁(ルネサステクノロジ) |
(44) RECONF |
15:40-16:00 |
サイドチャネル攻撃対策手法の評価環境の構築 |
片下敏宏(産総研)・○堀 洋平(中大)・佐藤 証(産総研) |
(45) RECONF |
16:00-16:20 |
FPGA実装されたストリーム暗号CryptMTの評価 |
○山田菜穂子(慶大)・櫻井敦規・岩井啓輔・黒川恭一(防衛大)・天野英晴(慶大) |
12月3日(木) 午後 ポスターセッション (7階 第1展示室) 16:30 - 18:00 |
(46) |
16:30-18:00 |
ポスターセッション発表 |
12月4日(金) 午前 物理設計 (9階 特別学習室) 座長: 密山 幸男 (阪大) 10:00 - 11:40 |
(47) VLD |
10:00-10:20 |
クロストークによる遅延変動を考慮した論理シミュレーション |
○小林政幸・仙頭 航・豊永昌彦・村岡道明(高知大) |
(48) VLD |
10:20-10:40 |
Increasing Yield Using Partially-Programmable Circuits |
○Shigeru Yamashita(Ritsumeikan Univ.)・Hiroaki Yoshida・Masahiro Fujita(Univ. of Tokyo) |
(49) VLD |
10:40-11:00 |
トランジスタ・アレイ方式に基づくオペアンプのレイアウト設計およびその評価 |
○川添亜里沙・藤村 徹・中武繁寿(北九州市大) |
(50) VLD |
11:00-11:20 |
MOSトランジスタ特性の距離/空間ばらつきにおけるレイアウト構造依存性の解析 |
○佐土平裕一・中武繁寿(北九州市大) |
(51) |
11:20-11:40 |
FPGA実装を想定した束データ方式による非同期式回路のフロアプラン手法の検討
○齋藤 寛(会津大),濱田 尚宏(会津大),米田 友洋(国立情報学研),南谷 崇(東大) |
12月4日(金) 午前 高性能コンピュータシステムII (9階 第3学習室) 座長: 久我 守弘 (熊本大) 10:20 - 11:40 |
(52) CPSY |
10:20-10:40 |
スタックスマッシング攻撃の正確な検出方式とその性能制約条件 |
○野間翔平・布目 淳・平田博章・柴山 潔(京都工繊大) |
(53) CPSY |
10:40-11:00 |
メッセージ駆動形IPコアインタフェース ~ 任意精度計算機への適用 ~ |
○佐々木隆太・中村次男・笠原 宏・冬爪成人(東京電機大) |
(54) CPSY |
11:00-11:20 |
任意精度計算機アーキテクチャの提案と試作 ~ 命令制御機構について ~ |
○戸塚雄太・牧野政道・中村次男・冬爪成人・笠原 宏(東京電機大) |
(55) CPSY |
11:20-11:40 |
任意精度計算機アーキテクチャの提案と試作 ~ メモリ管理機構について ~ |
○牧野政道・戸塚雄太・中村次男・冬爪成人・笠原 宏(東京電機大) |
12月4日(金) 午前 HPCとアーキテクチャ (2階 小ホール) 座長: 京 昭倫 (NEC) 10:00 - 11:00 |
(56) RECONF |
10:00-10:20 |
"FLOPS2D"の設計コンセプト ~ CFDを中心とした浮動小数点カスタム計算機 ~ |
○藤田直行(JAXA) |
(57) RECONF |
10:20-10:40 |
各種暗号処理に適した2入力LUTアレイ型プログラマブルロジックアーキテクチャの検討 |
○中西 愛・石橋宏太・黒川悠一朗・藤野 毅(立命館大) |
(58) RECONF |
10:40-11:00 |
マルチFPGAシステムFLOPS-2Dに向けたパイプライン構築手法の検討 |
○森下博和・田舎片健太(慶大)・長名保範(成蹊大)・藤田直行(JAXA)・天野英晴(慶大) |
12月4日(金) 午後 テストII (9階 特別学習室) 座長: 尾野 年信 (NECエレクトロニクス) 13:25 - 14:45 |
(59) DC |
13:25-13:45 |
テスト圧縮指向ドントケア抽出法 |
○若園大洋・細川利典(日大)・吉村正義(九大) |
(60) DC |
13:45-14:05 |
RSA暗号回路の安全なテスト容易化設計 |
○早川鉄平・細川利典(日大)・吉村正義(九大) |
(61) DC |
14:05-14:25 |
開放故障に伴う不安定論理の固定化 ~ 簡易な故障診断技術を目指して ~ |
○眞田 克(高知工科大)・橋田啓二(ルネサスデザイン)・安富泰輝(高知工科大) |
(62) DC |
14:25-14:45 |
劣化検知テストにおけるパス選択について |
○野田光政(九工大)・梶原誠司・佐藤康夫・宮瀬紘平・温 暁青(九工大/JST)・三浦幸也(首都大東京/JST) |
|
14:45-15:00 |
休憩 ( 15分 ) |
12月4日(金) 午後 論理設計 (9階 特別学習室) 座長: 瀬戸 謙修 (東京都市大) 15:00 - 16:20 |
(63) VLD |
15:00-15:20 |
オペランドの和を用いた並列乗算器の消費エネルギー評価 |
○川島裕崇・高木直史(名大) |
(64) VLD |
15:20-15:40 |
設計固有セルライブラリの自動生成手法 |
○吉田浩章・藤田昌宏(東大/JST) |
(65) VLD |
15:40-16:00 |
フレックスマージ: LUT数削減を目的としたLUT型FPGA向け論理最適化手法 |
○高田大河・松永裕介(九大) |
(66) |
16:00-16:20 |
回路構造を考慮した修正箇所候補抽出に基づく論理診断手法
○塩木講輔,渡辺浩介,岡田匠史,石原俊郎,廣瀬哲也,黒木修隆,沼 昌宏(神戸大) |
12月4日(金) 午後 新しいシステムLSIの展望 (小ホール) 座長: 名古屋 彰 (岡山大) 13:25 - 14:25 |
(67) RECONF |
13:25-14:25 |
[招待講演]動的リコンフィギャラブルプロセッサプロジェクトMuCCRA ~ コンフィギャラブル設計環境、省電力化、三次元ワイヤレス接続 ~ |
○天野英晴(慶大) |
|
14:25-15:00 |
休憩 ( 35分 ) |
12月4日(金) 午後 アプリケーションとシミュレーション (小ホール) 座長: 堀 洋平 (中大) 15:00 - 16:00 |
(68) RECONF |
15:00-15:20 |
3アドレスQDDマシン用コードの最適アルゴリズムについて |
○福山泰介・笹尾 勤・松浦宗寛(九工大) |
(69) RECONF |
15:20-15:40 |
動的再構成型可変長復号回路の性能評価 |
○小椋清孝・三宅 崇・森下賢幸(岡山県立大) |
(70) RECONF |
15:40-16:00 |
H264エンコーダのコア関数のSTPエンジンへの実装 |
○高松慶洋・戸井崇雄・天野英晴(慶大) |