1月22日(水) 午前 RECONF-1: アプリケーション 座長: 小林 悠記(NEC) 11:00 - 12:15 |
(1) RECONF |
11:00-11:25 |
CLAHEの低価格Zynqボードを用いた高位合成による実装 |
○本田紘規・ウェイ カイジ(慶大)・新井正敏(埼玉大)・天野英晴(慶大) |
(2) RECONF |
11:25-11:50 |
ベクトルプロセッサからFPGAへのタスクオフロードに関する一考察 |
○土方康平(東北大)・上野知洋(理研)・江川隆輔・滝沢寛之(東北大)・佐野健太郎(理研) |
(3) RECONF |
11:50-12:15 |
リアルタイム処理用DDR4 SDRAMコントローラ |
○原村 颯・山﨑信行(慶大) |
|
12:15-13:30 |
昼食 ( 75分 ) |
1月22日(水) 午後 CPSY/ARC-1: 通信 座長: 中村 優一(早大) 13:30 - 15:10 |
(4) CPSY |
13:30-13:55 |
Android OS向けMPI実行環境におけるNAT越え機能の検討 |
○新里将大・大津金光・横田隆史(宇都宮大) |
(5) CPSY |
13:55-14:20 |
最小直径ネットワークトポロジのラック配置最適化 |
○河野隆太・松谷宏紀(慶大)・鯉渕道紘(NII)・天野英晴(慶大) |
(6) CPSY |
14:20-14:45 |
ルータのマルチFPGAシステムへの実装と性能評価 |
○清水智貴・伊藤光平・飯塚健介・山内脩吾・弘中和衛・天野英晴(慶大) |
(7) CPSY |
14:45-15:10 |
マルチFPGAにおける複数スイッチを使用した際の性能評価 |
○伊藤光平・飯塚健介・山内脩吾・弘中和衛(慶大)・胡 曜・鯉渕道紘(NII)・天野英晴(慶大) |
|
15:10-15:25 |
休憩 ( 15分 ) |
1月22日(水) 午後 VLD-1: テスト・暗号化 座長: 瀬戸 謙修(東京都市大) 15:25 - 16:40 |
(8) VLD |
15:25-15:50 |
等価ミュータント生成によるCコンパイラのテストバリエーションの増強 |
○前田紘輝・石浦菜岐佐(関西学院大) |
(9) VLD |
15:50-16:15 |
データ生成プログラムを利用したデータ項目の型推定に基づく変異ベースファジング |
○樋口瑛子・石浦菜岐佐・難波学之(関西学院大) |
(10) VLD |
16:15-16:40 |
アフィン変換を用いた論理暗号化手法について |
○松永裕介(九大) |
|
16:40-16:55 |
休憩 ( 15分 ) |
1月22日(水) 午後 RECONF-2: ニューラルネットワーク 座長: 佐野 健太郎(理研) 16:55 - 18:10 |
(11) RECONF |
16:55-17:20 |
ハードウェア実装に適した畳込みニューラルネットワークのフィルタに関する比較 |
○秋元宏介・佐田悠生・佐藤真平・中原啓貴(東工大) |
(12) RECONF |
17:20-17:45 |
アンサンブル学習を用いたスパースCNNのFPGA実装に関して |
○倉持亮佑・佐田悠生・下田将之・佐藤真平・中原啓貴(東工大) |
(13) RECONF |
17:45-18:10 |
畳み込みニューラルネットワークを用いた単眼深度推定のFPGA実装について |
○佐田悠生・下田将之・佐藤真平・中原啓貴(東工大) |
1月23日(木) 午前 CPSY/ARC-2: 機械学習 座長: 佐藤 功人(日立製作所) 09:30 - 10:45 |
(14) CPSY |
09:30-09:55 |
オンデバイス学習を用いた協調型モデル更新の高効率化 |
○伊藤 怜・塚田峰登・松谷宏紀(慶大) |
(15) CPSY |
09:55-10:20 |
オンライン逐次学習アルゴリズムを用いた強化学習の軽量化 |
○渡邉寛悠・塚田峰登・松谷宏紀(慶大) |
(16) |
10:20-10:45 |
コーナー検出プログラムのニューラルネットワーク化による高速化と出力精度に関する検討
竹内 一登・谷本 輝夫・川上 哲志・井上 弘士(九大) |
|
10:45-11:00 |
休憩 ( 15分 ) |
1月23日(木) 午前 VLD-2: 回路設計技術 座長: 桜井 祐市(日立) 11:00 - 12:15 |
(17) VLD |
11:00-11:25 |
依存グラフのスケジュール変換による畳み込み処理向けメモリアクセス最適化 |
○外處尭之・瀬戸謙修(東京都市大) |
(18) VLD |
11:25-11:50 |
FreeRTOSを用いたシステムのフルハードウェア合成 |
○中野和香子・石浦菜岐佐(関西学院大)・冨山宏之(立命館大)・神原弘之(京都高度技研) |
(19) VLD |
11:50-12:15 |
RISC-V機械語プログラムからのバイナリ合成 |
○浜名将輝・石浦菜岐佐(関西学院大) |
|
12:15-13:30 |
昼食 ( 75分 ) |
1月23日(木) 午後 RECONF-3: FPGAシステム 座長: 山口 佳樹 (筑波大学) 13:30 - 15:10 |
(20) RECONF |
13:30-13:55 |
Linuxが動作するRISC-Vコンピュータシステムの設計とVerilog HDLによる実装 |
○三浦順也・宮崎広夢・吉瀬謙二(東工大) |
(21) RECONF |
13:55-14:20 |
5段パイプラインのRISC-Vソフトプロセッサの設計と実装 |
○宮崎広夢・金森拓斗・Md Ashraful Islam・吉瀬謙二(東工大) |
(22) RECONF |
14:20-14:45 |
コンポーネント指向FPGA開発環境及び開発自動化ツールの提案 |
○新井健太(宇都宮大)・大川 猛(東海大)・大津金光・横田隆史(宇都宮大) |
(23) RECONF |
14:45-15:10 |
簡易ディジタルスパイキングニューロンとそのFPGA実装に関する一考察 |
○米田友洋(NII) |
|
15:10-15:25 |
休憩 ( 15分 ) |
1月23日(木) 午後 CPSY/ARC-3: アクセラレーション 座長: 藤枝 直輝(愛工大) 15:25 - 16:40 |
(24) CPSY |
15:25-15:50 |
FPGAを用いたストリームデータ集約演算のウィンドウサイズ拡大 |
○大坂誠樹(電通大)・吉見真聡(TIS)・策力木格・吉永 努(電通大) |
(25) CPSY |
15:50-16:15 |
動画認識フロントエンドを想定した特徴抽出専用ハードウェアの構想 |
○中島康彦(奈良先端大) |
(26) CPSY |
16:15-16:40 |
2次元LiDAR SLAMアルゴリズムのFPGAによる高速化 |
○杉浦圭祐・松谷宏紀(慶大) |
|
16:40-16:55 |
休憩 ( 15分 ) |
1月23日(木) 午後 CPSY-招待講演 座長: 入江 英嗣(東大) 16:55 - 20:30 |
(27) CPSY |
16:55-17:55 |
[招待講演]回路による計算の諸側面 |
○中野浩嗣(広島大) |
|
17:55-18:30 |
休憩 ( 35分 ) |
(28) |
18:30-20:30 |
懇親会 |
1月24日(金) 午前 RECONF-4: ネットワーク 座長: 谷川 一哉 (広島市立大学) 09:30 - 10:45 |
(29) RECONF |
09:30-09:55 |
RFSoCを使った信号処理システム開発の一考察 |
○庭瀬稜平(イーツリーズ・ジャパン)・根来 誠・河合優太(阪大)・三好健文(イーツリーズ・ジャパン) |
(30) RECONF |
09:55-10:20 |
RFSoCを用いた電子スピン量子ビット実験 |
○河合優太・小出貴斗・今若寛己・宮西孝一郎(阪大)・庭瀬稜平・三好健文(イーツリーズ・ジャパン)・根来 誠・香川晃徳(阪大) |
(31) RECONF |
10:20-10:45 |
Qsysインターコネクトを用いたFPGAクラスタ向けネットワークの通信回路における仮想チャネル機能の実現 |
深瀬尚久・古市晃久・○三浦康之・中尾 司 ピエール(湘南工科大) |
|
10:45-11:00 |
休憩 ( 15分 ) |
1月24日(金) 午前 CPSY/ARC-4: GPUとマイクロアーキテクチャ 座長: 有間 英志(東大) 11:00 - 12:15 |
(32) CPSY |
11:00-11:25 |
ソフトウェアスイッチによるマルチGPU深層学習のパラメータ集約 |
○古川雅輝・井坪知也・松谷宏紀(慶大) |
(33) CPSY |
11:25-11:50 |
CUDAを用いたハッシュ関数Keccakに対応するレインボーテーブル生成の高速化 |
○グェン ダット トゥオン・岩井啓輔・松原 隆・黒川恭一(防衛大) |
(34) CPSY |
11:50-12:15 |
Reservation Stationにおける優先度付き資源管理 |
○中別府将太・山﨑信行(慶大) |
|
12:15-13:30 |
昼食 ( 75分 ) |
1月24日(金) 午後 VLD-3: 回路設計・最適化 座長: 小平 行秀(会津大) 13:30 - 15:10 |
(35) VLD |
13:30-13:55 |
逆正弦の高基数CORDICアルゴリズムのFPGA上での実現 |
○松岡裕志・高木直史(京大)・高木一義(三重大) |
(36) VLD |
13:55-14:20 |
多様な画像への応用に向けたストカスティック数を用いたエッジ検出手法 |
○篠崎直人・宇佐美公良(芝浦工大) |
(37) VLD |
14:20-14:45 |
An Approach to Approximate Multiplier Optimization |
○Xinpei Zhang・Amir Masoud Gharehbaghi・Masahiro Fujita(Univ. Tokyo) |
(38) VLD |
14:45-15:10 |
Partial synthesis method based on Column-wise verification for integer multipliers |
○Jian Gu・Amir Masoud Gharehbaghi・Masahiro Fujita(UTokyo) |
|
15:10-15:25 |
休憩 ( 15分 ) |
1月24日(金) 午後 RECONF-5: 再構成回路 座長: 三好 健文 (イーツリーズ・ジャパン) 15:25 - 17:05 |
(39) RECONF |
15:25-15:50 |
シフトレジスタによるSRAM型とフラッシュメモリ型FPGAのソフトエラー耐性の比較 |
○河野雄哉・附田悠人・古田 潤・小林和淑(京都工繊大) |
(40) RECONF |
15:50-16:15 |
光再構成型ゲートアレイのマルチコンテキストスクラビングの耐放射線試験 |
○髙木雄介・渡邊 実(静岡大) |
(41) RECONF |
16:15-16:40 |
耐放射線光再構成型ゲートアレイのイメージセンサ応用 |
○喜夛本凌平・渡邊 実(静岡大) |
(42) RECONF |
16:40-17:05 |
3Dフラッシュメモリの製造技術を用いた積層型論理回路設計法 |
○鈴木章矢・渡辺重佳(湘南工科大) |