1月24日(月) 午前 回路設計 座長: 兼本 大輔(阪大) 09:30 - 11:10 |
(1) VLD |
09:30-09:55 |
Stochastic Computing における相関を利用した演算を連続して行うための相関を制御する手法の検討 |
○チョウ キ・山下 茂(立命館大) |
(2) VLD |
09:55-10:20 |
SD数を用いた法集合{2^k,2^n+1,2^n-1}の剰余数系逆変換回路の研究 |
○森井貴大・田中勇樹・魏 書剛(群馬大) |
(3) VLD |
10:20-10:45 |
RTOS利用システムの汎用高位合成系を用いたフルハードウェア化 |
○安堂拓也・石井雄吾・石浦菜岐佐(関西学院大)・冨山宏之(立命館大)・神原弘之(京都高度技研) |
(4) VLD |
10:45-11:10 |
RTOS利用システムのフルハードウェア化における通信機能の実装 |
○篠原由季乃・石浦菜岐佐(関西学院大) |
|
11:10-11:25 |
休憩 ( 15分 ) |
1月24日(月) 午前 アニーリングマシン 座長: 宮村 信(NEC) 11:25 - 12:15 |
(5) CPSY |
11:25-11:50 |
マルチチップ動作によるスケーラブル全結合型アニーリングマシンの検討とFPGA実装 |
○山本 薫・河原尊之(東京理科大) |
(6) VLD |
11:50-12:15 |
イジング計算機のためのマルチスピンフリップ法とその応用 |
○白井達彦・戸川 望(早大) |
|
12:15-13:15 |
昼休憩 ( 60分 ) |
1月24日(月) 午後 招待講演 座長: 佐野 健太郎 (理研) 13:15 - 14:05 |
(7) RECONF |
13:15-14:05 |
[招待講演]量子コンピュータ制御システムの研究・開発・製造・販売への挑戦 |
○三好健文(キュエル/イーツリーズ・ジャパン/阪大) |
|
14:05-14:25 |
休憩 ( 20分 ) |
1月24日(月) 午後 アーキテクチャ 座長: 坂本 龍一(東工大) 14:25 - 15:40 |
(8) CPSY |
14:25-14:50 |
IMAX2を用いた高効率な疎行列-疎行列積の実装 |
○船井遼太朗・張 任遠・中島康彦(奈良先端大) |
(9) RECONF |
14:50-15:15 |
仮想エンジンアーキテクチャにおけるRISC-V同時マルチスレッディング(SMT)コアの実現 |
○田中秀太朗・田中友章・長岡慶太・東 良輔(東京農工大)・関部 勉・高田周一(ArchiTek)・中條拓伯(東京農工大) |
(10) |
15:15-15:40 |
[ARC] マルチバンクL1Dのアクセス競合による性能劣化の低減の検討
○依田 勝洋、吉川 隆英(富士通株式会社) |
|
15:40-15:55 |
休憩 ( 15分 ) |
1月24日(月) 午後 ニューラルネットワーク 座長: 高前田 伸也(東大) 15:55 - 17:35 |
(11) RECONF |
15:55-16:20 |
蒸留とレイヤー枝刈りによるエッジデバイス推論処理の高速化について |
○市川雄樹・神宮司明良・倉持亮佑・中原啓貴(東工大) |
(12) RECONF |
16:20-16:45 |
最終層学習によるDPUの学習機能追加について |
○高嶋優希・神宮司明良・中原啓貴(東工大) |
(13) RECONF |
16:45-17:10 |
FPGAクラスタ向けCNN推論用アクセラレータの一検討 |
○境 琳太郎・中原康宏(熊本大/理研)・佐野健太郎(理研)・飯田全広(熊本大/理研) |
(14) CPSY |
17:10-17:35 |
Ternarizing Deep Spiking Neural Network |
○Man Wu・Yirong Kan・Van_Tinh Nguyen・Renyuan Zhang・Yasuhiko Nakashima(NAIST) |
|
17:35-18:00 |
休憩 ( 25分 ) |
|
18:00-20:00 |
オンライン懇親会 ( 120分 ) |
1月25日(火) 午前 アプリケーション 座長: 松谷 宏紀(慶大) 09:30 - 11:10 |
(15) CPSY |
09:30-09:55 |
GPUを用いた並列処理による物体間最小距離近似計算アルゴリズムの高速化 |
○福田真珠美・黒川恭一・松原 隆・岩井啓輔(防衛大) |
(16) CPSY |
09:55-10:20 |
3次元Lidar SLAMにおける精度劣化を考慮した点群データ量削減 |
○小島瑠斗・杉浦圭祐・松谷宏紀(慶大) |
(17) RECONF |
10:20-10:45 |
マイクロ波レーダを用いたウォークスルーセキュリティ検査システムにおけるイメージング処理のFPGA実装 |
○住谷達哉・小林悠記・有吉正行(NEC) |
(18) RECONF |
10:45-11:10 |
FPGAを用いたリアルタイムステレオマッチングシステムの構築 |
○ウェイ カイジ(慶大)・久野祐輝(マレリ)・新井正敏(埼玉大)・天野英晴(慶大) |
|
11:10-11:25 |
休憩 ( 15分 ) |
1月25日(火) 午前 ネットワーク 座長: 中村 優一(早大) 11:25 - 12:15 |
(19) CPSY |
11:25-11:50 |
オンライン逐次学習によるパケットルーティングの軽量機械学習手法 |
○根本研司・古川雅輝・渡邉寛悠・松谷宏紀(慶大) |
(20) CPSY |
11:50-12:15 |
低直径ネットワーク・トポロジのための適応型デッドロックフリー・ルーティング |
○河野隆太(NII)・松谷宏紀(慶大)・鯉渕道紘(NII)・天野英晴(慶大) |
|
12:15-13:15 |
昼休憩 ( 60分 ) |
1月25日(火) 午後 再構成回路 座長: 宮島 敬明(明治大) 13:15 - 14:30 |
(21) RECONF |
13:15-13:40 |
少構成メモリ論理セルSLM向けテクノロジマッピングアルゴリズムの一検討 |
○木内泉美・中里優弥(熊本大)・趙 謙(九工大)・飯田全広(熊本大) |
(22) |
13:40-14:05 |
[SLDM] CNNの組み合わせ回路実装に向けた重み調整によるLUT数削減手法の検討
○根尾 優一郎(大阪大学)、橋本 昌宜(京都大学) |
(23) RECONF |
14:05-14:30 |
Initial Design and Evaluation of RIKEN CGRA: Data-Driven Architecture for Future HPC |
○Boma Adhi・Carlos Cortes・Yiyu Tan(R-CCS)・Takuya Kojima(Tokyo Univ.)・Artur Podobas(KTH)・Kentaro Sano(R-CCS) |
|
14:30-14:45 |
休憩 ( 15分 ) |
1月25日(火) 午後 HPC 座長: 小林 諒平(筑波大) 14:45 - 16:25 |
(24) RECONF |
14:45-15:10 |
HPC向けRIKEN CGRAのためのコンパイル環境整備と予備評価 |
○小島拓也(東大)・Carlos Cesar Cortes Torres・Boma Adhi・Yiyu Tan・佐野健太郎(理研) |
(25) RECONF |
15:10-15:35 |
仮想回線交換網を利用したFPGAクラスタにおける集団通信性能評価 |
○上野知洋・佐野健太郎(理研) |
(26) RECONF |
15:35-16:00 |
再構成可能仮想アクセラレータ(ReVA)の実現に向けたキャッシュコヒーレントな相互接続規格の検討 |
○前田依莉子・照屋大地・中條拓伯(東京農工大) |
(27) RECONF |
16:00-16:25 |
FPGA向け4倍精度浮動小数点演算器の設計と共役勾配法による評価 |
○柿根尚喜・窪田昌史・弘中哲夫(広島市大) |
|
16:25-16:40 |
休憩 ( 15分 ) |
1月25日(火) 午後 コンパイラとセキュリティ 座長: 天野 英晴(慶大) 16:40 - 17:30 |
(28) VLD |
16:40-17:05 |
ネイティブコード比較に基づくAndroid DEXコンパイラの最適化性能テスト |
○吉田直生・石浦菜岐佐(関西学院大) |
(29) CPSY |
17:05-17:30 |
コヒーレンス制御機構を利用した検知困難なハードウェア・トロイの木馬による攻撃 |
○四釜快弥(慶大)・鯉渕道紘(NII)・天野英晴(慶大) |