1月23日(月) 午前 高位合成と配置配線 座長: 辰村 光介 (東芝) 10:30 - 12:10 |
(1) RECONF |
10:30-10:55 |
高位合成ツールCyberworkbenchを用いたマルチFPGA設計環境 |
○鈴木裕章(慶大)・高橋 渡(NEC)・若林一敏(東大)・天野英晴(慶大) |
(2) RECONF |
10:55-11:20 |
再構成可能仮想アクセラレータ(ReVA)の実現に向けたHLS分割コンパイルツールによる回路分散機構 |
○矢口一基・前田依莉子・照屋大地(東京農工大)・長名保範(琉球大)・三好健文(わさらぼ)・中條拓伯(東京農工大) |
(3) RECONF |
11:20-11:45 |
オートエンコーダによる特徴抽出を用いたFPGA論理素子配置手法の初期評価 |
○讃岐純平・渡邊伊吹・窪田昌史・弘中哲夫(広島市大) |
(4) RECONF |
11:45-12:10 |
Evaluation of reduced routing resources for HPC-Oriented CGRAs |
○Carlos Cortes・Boma Adhi・Tomohiro Ueno(RIKEN Center for Computational Science (R-CCS))・Yiyu Tan(Dept of Systems Innovation Engineering Iwate Univ.)・Takuya Kojima(Information Science and Technology The Univ. of Tokyo)・Artur Podobas(KTH Royal Inst. of Technology)・Kentaro Sato(RIKEN Center for Computational Science (R-CCS)) |
|
12:10-13:30 |
昼食 ( 80分 ) |
1月23日(月) 午後 招待講演 座長: 佐野 健太郎 (理研) 13:30 - 14:20 |
(5) RECONF |
13:30-14:20 |
[招待講演]スマートシティ情報インフラはFPGAを求めるか? ~ スマートシティをやるならFPGAが必要といわせたい ~ |
○西 宏章(慶大) |
|
14:20-14:40 |
休憩 ( 20分 ) |
1月23日(月) 午後 設計技術 座長: 川村 一志 (東工大) 14:40 - 15:55 |
(6) |
14:40-15:05 |
(IPSJ-SLDM) マルチFPGA上でのVision Transformerの実装
○福嶋泰優・飯塚健介・天野英晴(慶應大) |
(7) |
15:05-15:30 |
(IPSJ-SLDM) 視覚野刺激型人工視覚システムの刺激データに対する圧縮プロセッサ設計
○平山聖冴・田中尚哉・武内良典(近畿大) |
(8) |
15:30-15:55 |
(IPSJ-SLDM) 人工視覚システムのデータ圧縮伸長モジュールのFPGA実装
○田中尚哉・平山聖冴・武内良典(近畿大) |
|
15:55-16:10 |
休憩 ( 15分 ) |
1月23日(月) 午後 ライトニング・トーク 座長: 竹村 幸尚 (インテル) 16:10 - 16:50 |
(9) RECONF |
16:10-16:20 |
RISC-Vソフトコアプロセッサと教育用マイコンシステムの試作 |
○平良遊帆(沖尚高)・長名保範(琉球大) |
(10) RECONF |
16:20-16:30 |
FPGAクラスタESSPERのPython利用のためのインターフェース開発 |
○渡邉大樹(豊橋技科大)・佐野健太郎(理研)・佐藤幸紀(豊橋技科大) |
(11) RECONF |
16:30-16:40 |
FPGAを用いたCT画像のバックプロジェクション処理の高速化に向けて |
○真野淳平・宮島敬明(明大)・Peng Chen(産総研)・Mohamed Wahib・佐野健太郎(理研) |
(12) RECONF |
16:40-16:50 |
FPGA搭載ミニ四駆の試作 |
○泉 知論(立命館大) |
|
16:50-17:10 |
RECONF表彰式 ( 20分 ) |
1月24日(火) 午前 回路設計技術 座長: 宮村 信(ナノブリッジ・セミコンダクター) 10:30 - 12:10 |
(13) VLD |
10:30-10:55 |
LPDDR4 SDRAMとGDDR5 SDRAMのソフトエラー耐性の実測評価 |
○上林幹宜・小林和淑(京都工繊大)・橋本昌宜(京大) |
(14) VLD |
10:55-11:20 |
脳波を用いた感情認識システムにおける無線送信データ削減手法および実装に関する検討 |
○原田勇輝・兼本大輔・廣瀬哲也(阪大) |
(15) VLD |
11:20-11:45 |
MEDAバイオチップにおける形依存の速度モデルを利用した複数液滴ルーティング問題 |
○城 千春(立命館大)・西川広記(阪大)・孔 祥博・冨山宏之・山下 茂(立命館大) |
(16) VLD |
11:45-12:10 |
一般化並列カウンタ木に基づく2値化ニューラルネットワークの効率的FPGA実装 |
○谷川貴弘・野田 麦・石浦菜岐佐(関西学院大) |
|
12:10-13:30 |
昼食 ( 80分 ) |
1月24日(火) 午後 アプリケーション 座長: 上野 知洋(理研) 13:30 - 15:10 |
(17) RECONF |
13:30-13:55 |
状態ベクトル方式量子コンピュータシミュレータQulacsのFPGAへの実装 |
○天野英晴・Wei Kaijie(慶大)・三好健文(わさらぼ)・山口佳樹・庭瀬稜平(筑波大) |
(18) RECONF |
13:55-14:20 |
VIRTIOインターフェイスを用いたLinux向け汎用IPコアの実装 |
○浅沼昂太(東京農工大/イーツリーズ・ジャパン)・三好健文(イーツリーズ・ジャパン) |
(19) RECONF |
14:20-14:45 |
Leveraging dynamic parameter for solution search acceleration in bio-inspired hardware SAT solver |
○Anh Hoang Ngoc Nguyen(Fujitsu ltd.) |
(20) RECONF |
14:45-15:10 |
Kyokkoへの仮想チャネル機能の実装 |
○友利壮敦・長名保範(琉球大) |