12月15日(木) 午前 10:30 - 13:00 |
(1) |
10:30-11:20 |
[特別招待講演]動的再構成可能プロセッサDRPとC言語ベース開発環境 |
○粟島 亨(NEC) |
(2) |
11:20-11:45 |
HSDPAコプロセッサ拡張用スケーラブルバスインタフェース |
○竹内俊樹・井倉裕之(NEC)・橋本 剛(NECエレクトロニクス)・津村聡一・西 直樹(NEC) |
(3) |
11:45-12:10 |
チップ内パケットデータ転送方式に基づくVLSIプロセッサアーキテクチャ (講演なし) |
○藤岡与周・苫米地宣裕(八戸工大)・亀山充隆(東北大) |
|
12:10-13:00 |
昼食 ( 50分 ) |
12月15日(木) 午後 13:00 - 15:15 |
(4) |
13:00-13:50 |
[特別招待講演]デジタル家電統合プラットフォームUniPhier におけるマルチプロセッサアーキテクチャ |
○西道住人・木村浩三・中島雅逸・清原督三(松下電器) |
(5) |
13:50-14:15 |
DVFSを用いたチップマルチプロセッサ向け高性能・低電力化手法 |
○近藤正章・中村 宏(東大) |
(6) |
14:15-14:40 |
動的命令カスケーディングによるGALS型マイクロプロセッサの高性能化 |
○佐々木 広・近藤正章・中村 宏(東大) |
(7) |
14:40-15:05 |
分子軌道計算向け専用プロセッサ (ERIC) の開発 |
○中村健太・本田宏明・井上弘士・村上和彰(九大) |
|
15:05-15:15 |
休憩 ( 10分 ) |
12月15日(木) 午後 15:15 - 16:55 |
(8) |
15:15-15:40 |
常活性ラインに基づく高性能/低リーク・キャッシュの消費エネルギー評価 |
○小宮礼子(福岡大/九州システム情報技研)・井上弘士(JST/九大)・村上和彰(九大/九州システム情報技研) |
(9) |
15:40-16:05 |
バッファ・オーバフロー検出を目的としたセキュア・キャッシュの性能/消費電力解析 |
○井上弘士(九大/JST) |
(10) |
16:05-16:55 |
[特別招待講演]起業工学 ~ 技術者教育の新しい概念 ~ |
○冨澤 治・加納剛太(高知工科大) |
12月16日(金) 午前 09:00 - 10:50 |
(11) |
09:00-09:25 |
情報セキュリティ向け超小型物理乱数生成回路 |
○安田心一・棚本哲史・大場竜二・安部恵子・野崎華恵・藤田 忍(東芝) |
(12) |
09:25-09:50 |
免疫アルゴリズムアクセラレータの設計 |
○尾関 剛・吉川雅弥・寺井秀一(立命館大) |
(13) |
09:50-10:15 |
低消費電力・低リーク電流90nm-CMOSクロックドライバ |
○永山 卓・榎本忠儀(中大) |
(14) |
10:15-10:40 |
Low-Power High-Speed Reduced-Clock-Swing Flip-Flops Based on Contention Reduction Techniques |
○Muhammad Yazid・Hiroshi Kawaguchi・Takayasu Sakurai(Tokyo Univ.) |
|
10:40-10:50 |
休憩 ( 10分 ) |
12月16日(金) 午前 10:50 - 13:00 |
(15) |
10:50-11:15 |
コンディショナルクロッキングF/Fの低電力H.264/MPEG-4オーディオ/ビデオコーデックへの応用 |
○濱田基嗣・原 浩幸・藤田哲也・テー チェンコン・島澤貴美・河邉直之・北原 健・菊池 遊・西川剛志・高橋真史・大脇幸人(東芝) |
(16) |
11:15-11:40 |
PD-SOIの動的ボディ・バイアス制御を利用したブートストラップ型パス・トランジスタ方式 |
○飯島正章・北村雅之・濱田健司・沼 昌宏(神戸大)・多田 章・前川繁登(ルネサステクノロジ) |
(17) |
11:40-12:05 |
電荷再利用型動的ボディ電位制御によるSOI-CMOSの高速化手法 |
○北村雅之・飯島正章・濱田健司・沼 昌宏(神戸大)・野谷宏美・多田 章・前川繁登(ルネサステクノロジ) |
|
12:05-13:00 |
昼食 ( 55分 ) |
12月16日(金) 午後 13:00 - 14:25 |
(18) |
13:00-13:25 |
Substrate-Coupled Inductor Model for Circuit Design Simulations |
○Ivan Chee Hong Lai・Minoru Fujishima(Univ. of Tokyo) |
(19) |
13:25-13:50 |
200MSPS低消費電力AD/DA変換器の開発 |
○黒瀬大介・山路隆文・上野武司・伊藤朋彦・板倉哲朗・崔 明秀(東芝) |
(20) |
13:50-14:15 |
A 0.8-1.3V 16-channel 2.5Gbps High-speed Serial Transceiver in a 90nm Standard CMOS Process |
○Yoshiyasu Doi(Fujitsu Labs.)・Syunitirou Masaki・Takaya Chiba(Fujitsu)・Hirohito Higashi・Hisakatsu Yamaguchi・Hideki Takauchi・Hideki Ishida(Fujitsu Labs.)・Kohtaroh Gotoh(Fujitsu)・Junji Ogawa・Hirotaka Tamura(Fujitsu Labs.) |
|
14:15-14:25 |
休憩 ( 10分 ) |
12月16日(金) 午後 14:25 - 15:40 |
(21) |
14:25-14:50 |
1.2V動作可能な中心周波数可変複素バンドパスフィルタ |
○間島秀明・石黒仁揮・阿川謙一・濱田基嗣(東芝) |
(22) |
14:50-15:15 |
デジタル制御パルス発生器を用いたUWB-IR用送信機 |
○乗松崇泰・藤原亮介・小久保 優・宮崎祐行(日立/YRP)・大熊康介・早川 幹(YRP)・小林真輔・越塚 登・坂村 健(YRP/東大) |
(23) |
15:15-15:40 |
EDGE向けポーラーループ変調送信機用可変利得増幅器 |
○伊藤雅広・山脇大造(日立)・笠原真澄(ルネサステクノロジ)・Steve Williams(TTPCom) |