研究会 |
発表日時 |
開催地 |
タイトル・著者 |
抄録 |
資料番号 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-24 09:30 |
ONLINE |
オンライン開催 |
Stochastic Computing における相関を利用した演算を連続して行うための相関を制御する手法の検討 ○チョウ キ・山下 茂(立命館大) VLD2021-49 CPSY2021-18 RECONF2021-57 |
Stochastic Computing(SC)はビット列における1の存在確率を表す Stochastic Number... [more] |
VLD2021-49 CPSY2021-18 RECONF2021-57 pp.1-6 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-24 09:55 |
ONLINE |
オンライン開催 |
SD数を用いた法集合{2^k,2^n+1,2^n-1}の剰余数系逆変換回路の研究 ○森井貴大・田中勇樹・魏 書剛(群馬大) VLD2021-50 CPSY2021-19 RECONF2021-58 |
本研究では,法集合${2^k,2^n+1,2^n-1}$ の剰余数系において,剰余数を重み数へ変換する逆変換回路を提案す... [more] |
VLD2021-50 CPSY2021-19 RECONF2021-58 pp.7-12 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-24 10:20 |
ONLINE |
オンライン開催 |
RTOS利用システムの汎用高位合成系を用いたフルハードウェア化 ○安堂拓也・石井雄吾・石浦菜岐佐(関西学院大)・冨山宏之(立命館大)・神原弘之(京都高度技研) VLD2021-51 CPSY2021-20 RECONF2021-59 |
本稿では, RTOS を用いたシステムのフルハードウェア実装を汎用的な高位合成システムによって行う手法を提案する. 六車... [more] |
VLD2021-51 CPSY2021-20 RECONF2021-59 pp.13-18 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-24 10:45 |
ONLINE |
オンライン開催 |
RTOS利用システムのフルハードウェア化における通信機能の実装 ○篠原由季乃・石浦菜岐佐(関西学院大) VLD2021-52 CPSY2021-21 RECONF2021-60 |
リアルタイムシステムの応答性能を向上させる手法として, 大迫・六車らはタスク/ハンドラ等のカーネルオブジェクトと RTO... [more] |
VLD2021-52 CPSY2021-21 RECONF2021-60 pp.19-24 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-24 11:25 |
ONLINE |
オンライン開催 |
マルチチップ動作によるスケーラブル全結合型アニーリングマシンの検討とFPGA実装 ○山本 薫・河原尊之(東京理科大) VLD2021-53 CPSY2021-22 RECONF2021-61 |
アニーリングマシンは、大きく分けて隣接結合(スパース結合型)と全結合型に分けられる。特に全結合型に関しては問題のマッピン... [more] |
VLD2021-53 CPSY2021-22 RECONF2021-61 pp.25-30 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-24 11:50 |
ONLINE |
オンライン開催 |
イジング計算機のためのマルチスピンフリップ法とその応用 ○白井達彦・戸川 望(早大) VLD2021-54 CPSY2021-23 RECONF2021-62 |
イジング計算機においてマルチスピンフリップを実装可能とするマージ手法を提案する. マージ手法は,イジング模型のハミルトニ... [more] |
VLD2021-54 CPSY2021-23 RECONF2021-62 pp.31-36 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-24 13:15 |
ONLINE |
オンライン開催 |
[招待講演]量子コンピュータ制御システムの研究・開発・製造・販売への挑戦 ○三好健文(キュエル/イーツリーズ・ジャパン/阪大) VLD2021-55 CPSY2021-24 RECONF2021-63 |
[more] |
VLD2021-55 CPSY2021-24 RECONF2021-63 p.37 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-24 14:25 |
ONLINE |
オンライン開催 |
IMAX2を用いた高効率な疎行列-疎行列積の実装 ○船井遼太朗・張 任遠・中島康彦(奈良先端大) VLD2021-56 CPSY2021-25 RECONF2021-64 |
現在,科学技術分野のシミュレータや機械学習などの技術の発展により,爆発的な計算需要が予想されている.一方で日本は,二酸化... [more] |
VLD2021-56 CPSY2021-25 RECONF2021-64 pp.38-42 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-24 14:50 |
ONLINE |
オンライン開催 |
仮想エンジンアーキテクチャにおけるRISC-V同時マルチスレッディング(SMT)コアの実現 ○田中秀太朗・田中友章・長岡慶太・東 良輔(東京農工大)・関部 勉・高田周一(ArchiTek)・中條拓伯(東京農工大) VLD2021-57 CPSY2021-26 RECONF2021-65 |
異なる目的に特化したエンジンを複数種類搭載し動作するヘテロジニアス構成の仮想エンジンアーキテクチャ上で,同時マルチスレッ... [more] |
VLD2021-57 CPSY2021-26 RECONF2021-65 pp.43-48 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-24 15:55 |
ONLINE |
オンライン開催 |
蒸留とレイヤー枝刈りによるエッジデバイス推論処理の高速化について ○市川雄樹・神宮司明良・倉持亮佑・中原啓貴(東工大) VLD2021-58 CPSY2021-27 RECONF2021-66 |
Deep Neural Network(DNN) はパラメータ数や計算量が多く,計算資源の限られるエッジデバイスでの活用... [more] |
VLD2021-58 CPSY2021-27 RECONF2021-66 pp.49-54 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-24 16:20 |
ONLINE |
オンライン開催 |
最終層学習によるDPUの学習機能追加について ○高嶋優希・神宮司明良・中原啓貴(東工大) VLD2021-59 CPSY2021-28 RECONF2021-67 |
近年,深層学習への需要が高まっており,多くのハードウェア実装が提案されてきた.Xilinx社の提供するプラットフォームで... [more] |
VLD2021-59 CPSY2021-28 RECONF2021-67 pp.55-60 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-24 16:45 |
ONLINE |
オンライン開催 |
FPGAクラスタ向けCNN推論用アクセラレータの一検討 ○境 琳太郎・中原康宏(熊本大/理研)・佐野健太郎(理研)・飯田全広(熊本大/理研) VLD2021-60 CPSY2021-29 RECONF2021-68 |
本研究ではFPGAクラスタ上でCNNの処理を高速化するCNNアクセラレータを提案する.FPGA毎に処理を分散,並列化する... [more] |
VLD2021-60 CPSY2021-29 RECONF2021-68 pp.61-66 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-24 17:10 |
ONLINE |
オンライン開催 |
Ternarizing Deep Spiking Neural Network ○Man Wu・Yirong Kan・Van_Tinh Nguyen・Renyuan Zhang・Yasuhiko Nakashima(NAIST) VLD2021-61 CPSY2021-30 RECONF2021-69 |
The feasibility of ternarizing spiking neural networks (SNNs... [more] |
VLD2021-61 CPSY2021-30 RECONF2021-69 pp.67-72 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-25 09:30 |
ONLINE |
オンライン開催 |
GPUを用いた並列処理による物体間最小距離近似計算アルゴリズムの高速化 ○福田真珠美・黒川恭一・松原 隆・岩井啓輔(防衛大) VLD2021-62 CPSY2021-31 RECONF2021-70 |
衛星を安全に運用するためには他の衛星やデブリとの衝突を予測し回避することが必要だが,総当たり計算を行う必要があるこの予測... [more] |
VLD2021-62 CPSY2021-31 RECONF2021-70 pp.73-77 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-25 09:55 |
ONLINE |
オンライン開催 |
3次元Lidar SLAMにおける精度劣化を考慮した点群データ量削減 ○小島瑠斗・杉浦圭祐・松谷宏紀(慶大) VLD2021-63 CPSY2021-32 RECONF2021-71 |
自動運転等に応用され, 自己位置推定・環境地図作成を同時に行うLidar SLAM において点群は, アルゴリズムの根幹... [more] |
VLD2021-63 CPSY2021-32 RECONF2021-71 pp.78-83 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-25 10:20 |
ONLINE |
オンライン開催 |
マイクロ波レーダを用いたウォークスルーセキュリティ検査システムにおけるイメージング処理のFPGA実装 ○住谷達哉・小林悠記・有吉正行(NEC) VLD2021-64 CPSY2021-33 RECONF2021-72 |
公共交通機関や商業ビルのような多くの人が行き交う施設の安全性と利便性を両立するため,筆者らは利用者の動きを止めずに歩きな... [more] |
VLD2021-64 CPSY2021-33 RECONF2021-72 pp.84-89 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-25 10:45 |
ONLINE |
オンライン開催 |
FPGAを用いたリアルタイムステレオマッチングシステムの構築 ○ウェイ カイジ(慶大)・久野祐輝(マレリ)・新井正敏(埼玉大)・天野英晴(慶大) VLD2021-65 CPSY2021-34 RECONF2021-73 |
三次元データを自動運転システムにおいて利用するために、リアルタイムでデータを処理する必要があり、デプスマップが広く使われ... [more] |
VLD2021-65 CPSY2021-34 RECONF2021-73 pp.90-95 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-25 11:25 |
ONLINE |
オンライン開催 |
オンライン逐次学習によるパケットルーティングの軽量機械学習手法 ○根本研司・古川雅輝・渡邉寛悠・松谷宏紀(慶大) VLD2021-66 CPSY2021-35 RECONF2021-74 |
[more] |
VLD2021-66 CPSY2021-35 RECONF2021-74 pp.96-101 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-25 11:50 |
ONLINE |
オンライン開催 |
低直径ネットワーク・トポロジのための適応型デッドロックフリー・ルーティング ○河野隆太(NII)・松谷宏紀(慶大)・鯉渕道紘(NII)・天野英晴(慶大) VLD2021-67 CPSY2021-36 RECONF2021-75 |
大規模スーパーコンピュータ向けのスイッチ間ネットワークにおいて、規則性を持たない低直径グラフを用いることがネットワークの... [more] |
VLD2021-67 CPSY2021-36 RECONF2021-75 pp.102-107 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-25 13:15 |
ONLINE |
オンライン開催 |
少構成メモリ論理セルSLM向けテクノロジマッピングアルゴリズムの一検討 ○木内泉美・中里優弥(熊本大)・趙 謙(九工大)・飯田全広(熊本大) VLD2021-68 CPSY2021-37 RECONF2021-76 |
FPGA(Field Programmable Gate Array)の論理セルとして広く用いられているLUT(Look... [more] |
VLD2021-68 CPSY2021-37 RECONF2021-76 pp.108-113 |