お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

VLSI設計技術研究会 (VLD)  (検索条件: 2007年度)

「from:2007-11-20 to:2007-11-20」による検索結果

[VLSI設計技術研究会ホームページへ] 
講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・昇順)
 59件中 1~20件目  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
10:05
福岡 北九州国際会議場 遅延故障テスト容易化FF方式の下での縮退故障テストデータ圧縮法
加藤健太郎難波一輝伊藤秀男千葉大VLD2007-70 DC2007-25
本論文では,遅延故障テスト容易化フリップフロップ( 以下FF と略記) 方式の下での縮退故障テストデータ圧縮法を提案する... [more] VLD2007-70 DC2007-25
pp.1-6
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
10:30
福岡 北九州国際会議場 実速度スキャンテストにおけるキャプチャ時の低消費電力テスト生成手法について
福澤友晶宮瀬紘平大和勇太古川 寛温 暁青梶原誠司九工大VLD2007-71 DC2007-26
実速度スキャンテストにおいて,キャプチャ時に多くのフリップフロップで論理値の遷移が起こると過度のIRドロップが生じる可能... [more] VLD2007-71 DC2007-26
pp.7-12
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
10:55
福岡 北九州国際会議場 無閉路可検査性に基づくテスト生成のための最適スルー木集合構成法
森永広介岡 伸也吉川祐樹市原英行井上智生広島市大VLD2007-72 DC2007-27
無閉路順序回路のクラスは$\tau^2$-boundedであり,実用的にテスト容易と考えられている\cite{tau1}... [more] VLD2007-72 DC2007-27
pp.13-18
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
11:20
福岡 北九州国際会議場 第一階述語論理のサブクラスに対する項の高さ縮減を用いた不変条件の近似的検証アルゴリズム
清水博章浜口清治柏原敏伸阪大
自動的にハードウェア設計の形式的検証を行う手法にモデルチェッキング技術があるが,モデルチェッキングには,扱うシステムが大... [more] VLD2007-73 DC2007-28
pp.19-24
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
10:05
福岡 北九州国際会議場 マルチタスク組込みアプリケーションの低消費エネルギー化のためのメモリ管理技術
山口誠一朗室山真徳石原 亨安浦寛人九大
携帯情報機器をはじめとした組込みシステムではメモリ・システムのエネルギー削減が強く求められている.キャッシュ・メモリより... [more] VLD2007-74 DC2007-29
pp.25-29
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
10:30
福岡 北九州国際会議場 組込みプロセッサのエネルギー消費を最小化するコード配置問題のILPモデル
石飛百合子石原 亨安浦寛人九大
本稿では,CPU コア,オンチップメモリおよびオフチップメモリの総消費エネルギーを最適化するコード配置問題の定義および定... [more] VLD2007-75 DC2007-30
pp.31-36
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
10:55
福岡 北九州国際会議場 プロセス変動を考慮した電流制御による低電力化手法
金 均東今井 雅近藤正章中村 宏南谷 崇東大VLD2007-76 DC2007-31
プロセス変動の増加によりパイプラインステージ間の動作速度の差が広がっていく.
サイクルタイムは最も低速なステージの動作... [more]
VLD2007-76 DC2007-31
pp.37-42
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
11:20
福岡 北九州国際会議場 暗号回路の電力差分解析攻撃に対して耐性があるドミノ型RSL回路の提案
豊田善靖木戸健太下林義明藤野 毅立命館大VLD2007-77 DC2007-32
耐タンパー性を備えた暗号回路を実現するためには、サイドチャネル攻撃に対する対策が必要である。特に電力差分解析( Diff... [more] VLD2007-77 DC2007-32
pp.43-48
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
15:10
福岡 北九州国際会議場 ネットワークオンチップにおける回路面積と配線コストを考慮したチップ内通信構造最適化の一手法
林 大輔村井 渉阪大)・中田明夫広島市大)・木谷友哉安本慶一奈良先端大)・東野輝夫阪大CPSY2007-35
本研究では,Processing Element(PE) 間の通信の動的な振舞いを考慮したネットワークオンチップ(NoC... [more] CPSY2007-35
pp.1-6
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
15:35
福岡 北九州国際会議場 動的再構成システムにおけるモジュール間通信機構の構築
石田智之八並泰一郎河口 修久我守弘末吉敏則熊本大CPSY2007-36
近年,FPGA に代表されるような回路可変構造を持つLSI の研究が盛んに行われており,その可変性を利用した動的再構成シ... [more] CPSY2007-36
pp.7-12
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
16:00
福岡 北九州国際会議場 KNIVES: インターネットを用いた分散協調型デマンドサイドマネジメントシステム
小田明裕立川智一半田智彦慶大)・市村順一東京ガス)・西 宏章慶大CPSY2007-37
当研究室では、分散協調型デマンドサイドマネジメントを行うKNIVESを開発した。KNIVESは、インターネットを介してリ... [more] CPSY2007-37
pp.13-18
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
16:25
福岡 北九州国際会議場 周波数、時間、ノイズを考慮した高速シリアル伝送系向けFTNシミュレーション技術
小野豪一竹本享史福田幸二結城文夫根本 亮鈴木英一柳生正義山下寛樹齊藤達也日立CPSY2007-38
サーバ、ルータ装置内のチップ間、ボード間の高速シリアル伝送において、伝送系設計のために開発したFTNシミュレーション技術... [more] CPSY2007-38
pp.19-24
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
16:50
福岡 北九州国際会議場 高速シリアル伝送系向けFTNシミュレーション技術を用いた各要因の影響評価
竹本享史小野豪一福田幸二結城文夫根本 亮鈴木英一柳生正義山下寛樹齊藤達也日立CPSY2007-39
周波数(Frequency),時間(Time),雑音(Noise)の3要素を統合した高精度なビヘイビアモデルを提案し,M... [more] CPSY2007-39
pp.25-30
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
15:10
福岡 北九州国際会議場 プログラマブルロジックePLXの自動マッピングツールの開発とローカルアーキテクチャ検討
石橋宏太田中祥幸松本光崇立命館大)・中野裕文岩男剛宜奥野義弘有本和民ルネサステクノロジ)・吉川雅弥名城大)・泉 知論藤野 毅立命館大RECONF2007-32
我々は小面積および少配線層数をターゲットとしたSoC組み込み型プログラマブルロジックePLX(embedded Prog... [more] RECONF2007-32
pp.1-6
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
15:35
福岡 北九州国際会議場 粒度可変論理セルのコネクションブロック構造と多入力論理実装手法の一検討
松山和憲山口良一佐藤嘉晃三浦 大古賀正紘井上万輝尼崎太樹飯田全広末吉敏則熊本大RECONF2007-33
粒度可変論理セルVGLC(Variable Grain Logic Cell)はアプリケーション中の演算にあわせて
粒... [more]
RECONF2007-33
pp.7-12
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
16:00
福岡 北九州国際会議場 ランダムばらつきを利用したトラック入れ替えによるFPGAの速度と歩留まり向上
杉原有理久米洋平小林和淑小野寺秀俊京大RECONF2007-34
本稿ではFPGAにおいて製造ばらつきを利用した配線トラックの入れ替えによる速度および歩留まり向上について述べる。ランダム... [more] RECONF2007-34
pp.13-18
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
16:25
福岡 北九州国際会議場 ストリーム型テンプレートマッチングを用いた三次元情報抽出
松林秀典新野晋輔荒巻 徹柴田裕一郎小栗 清長崎大RECONF2007-35
ロボットビジョンにおいてリアルタイム処理が必要となるが,
一般的なコンピュータでは要求される性能を満たすことは難しい.... [more]
RECONF2007-35
pp.19-24
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
15:10
福岡 北九州国際会議場 Comparison of Standard Cell Non-linear Asynchronous Pipelines
Chammika MannakkaraTomohiro YonedaNIIVLD2007-78 DC2007-33
 [more] VLD2007-78 DC2007-33
pp.49-54
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
15:35
福岡 北九州国際会議場 製造後にタイミング補正可能なオンチップバスアーキテクチャ
山口聖貴室山真徳石原 亨安浦寛人九大
トランジスタの微細化が進むにつれて,配線に起因する遅延時間の影響が増大している.特にバス配線では複数の配線が長距離並走す... [more] VLD2007-79 DC2007-34
pp.55-60
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-20
16:00
福岡 北九州国際会議場 EB直描を使ったマスクレスビアプログラマブルデバイスVPEXの提案と回路性能評価
川原崎正英中村明博西本智弘下林義明藤野 毅立命館大VLD2007-80 DC2007-35
われわれは, 電子ビームによって,2層のビアレイアウトを描画することにより,マスク制作費用を必要とせずにディジタル回路の... [more] VLD2007-80 DC2007-35
pp.61-66
 59件中 1~20件目  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会