お知らせ 研究会の開催と会場に参加される皆様へのお願い(2022年6月開催~)
電子情報通信学会 研究会発表申込システム
研究会 開催プログラム
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップ  戻る   前のVLD研究会 / 次のVLD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


VLSI設計技術研究会(VLD) [schedule] [select]
専門委員長 宇佐美 公良 (芝浦工大)
副委員長 山田 晃久 (シャープ)
幹事 小林 和淑 (京都工繊大), 竹中 崇 (NEC)

日時 2012年 3月 6日(火) 10:10 - 16:45
2012年 3月 7日(水) 09:15 - 16:30
議題 システムオンシリコンを支える設計技術 
会場名 ビーコンプラザ 
住所 〒874-0828 大分県別府市山の手町12番1号
交通案内 別府(大分)駅から徒歩15分またはバスで5分
http://www.b-conplaza.jp/access/index.htm
会場世話人
連絡先
北九州市立大学 高島 康裕
0977-26-7111 (会場)
お知らせ ◎3/8,9に同じ会場で、IEICEが協賛する国際会議SASIMI( http://www.sasimi.jp/ )が開催されます。
◎6日研究会終了後,懇親会を予定していますので御参加ください.参加費は、社会人4000円、学生3000円を予定しております。
詳細は、VLD研のホームページ( http://www.ieice.org/~vld/ )を御覧下さい。
著作権に
ついて
以下の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)

3月6日(火) 午前  電力/電源解析
座長: 戸川望(早大)
10:10 - 11:50
(1) 10:10-10:35 IDDQ電流による大域プロセスばらつきの推定手法 VLD2011-120 新谷道広佐藤高史京大
(2) 10:35-11:00 ビアプログラマブルASICアーキテクチャVPEXの消費電力評価と面積・遅延性能評価 VLD2011-121 大谷 拓堀 遼平北森達也上岡泰輔立命館大)・吉川雅弥名城大)・藤野 毅立命館大
(3) 11:00-11:25 省エネ組み込みヘテロジニアス・マルチチップ・プロセッサシステムCOOL ChipのLSI試作 VLD2011-122 内田裕之萩本有哉森本智之引地信之松本祐教トプスシステムズ)・居村史人渡辺直也菊地克弥鈴木基史仲川 博青柳昌宏産総研
(4) 11:25-11:50 GPGPUによる電源配線回路シミュレーション高速化手法の性能評価 VLD2011-123 塩野隼人林 磊横田 誠福井正博立命館大
3月6日(火) 午後  暗号と高位設計
座長: 吉田 浩章 (東大)
13:10 - 14:50
(5) 13:10-13:35 上り帯域割り当て情報に基づく暗号方式制御を備えた10G/1GデュアルレートEPON OLT LSI VLD2011-124 安田禎之羽田野孝裕首藤啓樹浦野正美中西 衛柴田随道NTT
(6) 13:35-14:00 Dual-Rail RSLメモリ方式を用いた耐タンパDES暗号回路の設計 VLD2011-125 柴谷 恵岩井克彦汐崎 充浅川俊介藤野 毅立命館大
(7) 14:00-14:25 不完全ネストループに対するループパイプライン VLD2011-126 竹中 崇若林一敏NEC)・中越優佳NEC情報システムズ
(8) 14:25-14:50 製造後スキュー調整性を最大化するRTL資源割当手法 VLD2011-127 春田洋佑金子峰雄北陸先端大
3月6日(火) 午後  動作レベル設計と配線手法
座長: 高橋篤司 (阪大)
15:05 - 16:45
(9) 15:05-15:30 動作レベル・レジスタ転送レベル混在設計記述向け高位合成手法 VLD2011-128 吉田浩章藤田昌宏東大/JST
(10) 15:30-15:55 高位合成における潜在的並列性を利用した投機実行に基づくCDFG変換 VLD2011-129 大野真司名大)・高木一義高木直史京大
(11) 15:55-16:20 論理合成ツールを用いた論理最適化におけるRTLフォールスパスの活用 VLD2011-130 三上雄大岩垣 剛市原英行井上智生広島市大
(12) 16:20-16:45 単線最長配線手法を用いた一層複線指定長配線手法 VLD2011-131 古山祥平小平行秀会津大
3月7日(水) 午前  信頼性
座長: 小林和淑 (京都工繊大)
09:15 - 10:30
(13) 09:15-09:40 NBTIを考慮した電源配線最適化の一手法 VLD2011-132 長田賢明福井正博立命館大)・築山修治中大
(14) 09:40-10:05 冗長化FF置き換え方式による高信頼性VLSI設計の自動化 VLD2011-133 矢野 憲福岡大/JST)・吉木崇人林田隆則福岡大)・佐藤寿倫福岡大/JST
(15) 10:05-10:30 順序回路におけるソフトエラーの論理マスク効果の効率的な解析手法について VLD2011-134 高田大河松永裕介九大
3月7日(水) 午前  回路/システム設計
座長: 竹中 崇 (NEC)
10:45 - 12:00
(16) 10:45-11:10 単一磁束量子回路の設計検証のための時刻付き論理式の等価性判定手法 VLD2011-135 川口隆広名大)・高木一義高木直史京大
(17) 11:10-11:35 パターン非依存正規表現マッチングエンジンに対する先読み演算の実現 VLD2011-136 若葉陽一永山 忍稲木雅人若林真一広島市大
(18) 11:35-12:00 多数カメラ映像に対するリアルタイム画像識別処理ハードウェアの実装 VLD2011-137 細谷英一青木 孝大塚卓哉関原悠介小野澤 晃NTT
3月7日(水) 午後  再構成回路
座長: 高木一義 (京大)
13:20 - 15:00
(19) 13:20-13:45 動的リコンフィギャラブルプロセッサにおける記憶回路の低消費電力化とDVFS手法の検討 VLD2011-138 早川勇輝宇佐美公良芝浦工大
(20) 13:45-14:10 近似正規表現マッチングアルゴリズムのGPGPU実装およびFPGA実装と比較 VLD2011-139 宇丹裕一朗稲木雅人永山 忍若林真一広島市大
(21) 14:10-14:35 Power Efficient Design of Arithmetic Circuits Based on Embedded Memory Blocks in FPGA VLD2011-140 Xinmu YuWaseda Univ.)・Kiyoharu HamaguchiOsaka Univ.)・Shinji KimuraWaseda Univ.
(22) 14:35-15:00 FPGA上に実現した可変レイテンシ回路の性能評価 VLD2011-141 右近祐太安藤健太高橋篤司阪大
3月7日(水) 午後  低電力設計
座長: 中武繁寿(北九大)
15:15 - 16:30
(23) 15:15-15:40 遺伝的プログラミングを用いたグラウンドバウンス低減にむけたパワースイッチ駆動回路生成の検討 VLD2011-142 宮内 誠工藤 優太田雄也宇佐美公良芝浦工大
(24) 15:40-16:05 色差に着目した低電力色補間回路の設計に関する考察 VLD2011-143 面林康太岩垣 剛市原英行井上智生広島市大
(25) 16:05-16:30 パワースイッチの基板電圧選択制御によるサブスレッショルド回路のリークエネルギー低減化 VLD2011-144 三橋 遼工藤 優太田雄也宇佐美公良芝浦工大

講演時間
一般講演発表 20 分 + 質疑応答 5 分

問合先と今後の予定
VLD VLSI設計技術研究会(VLD)   [今後の予定はこちら]
問合先 小林和淑(京都工繊大)
E-: bat
Tel: 075-724-7452 
お知らせ ◎VLD研究会ホームページもご覧下さい.
http://www.ieice.org/~vld/


Last modified: 2012-03-06 15:16:07


ご注意: 迷惑メール対策のためメールアドレスの一部の文字を置換しております.ご了承ください.

[この開催に関する講演論文リストをダウンロードする] ※ こちらのページの最下にあるダウンロードボタンを押してください
 

[研究会発表・参加方法,FAQ] ※ ご一読ください
 
[研究会資料インデックス(vol. no.ごとの表紙と目次)]
 

[VLD研究会のスケジュールに戻る]   /  
 
 トップ  戻る   前のVLD研究会 / 次のVLD研究会 [HTML] / [HTML(simple)] / [TEXT]  [Japanese] / [English] 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会