研究会 |
発表日時 |
開催地 |
タイトル・著者 |
抄録 |
資料番号 |
HWS, VLD (共催) |
2019-02-28 13:55 |
沖縄 |
沖縄県青年会館 |
Sparse Robust Deep Autoencoderによる心電図外れ値検出器のハードウェア向けモデル圧縮について ○曽我尚人・佐藤真平・中原啓貴(東工大) VLD2018-114 HWS2018-77 |
近年,心電図を日常生活の中で記録できるように携帯型の心電図計やウェアラブルデバイスが普及し始 めている. こ... [more] |
VLD2018-114 HWS2018-77 pp.127-132 |
IPSJ-SLDM, IPSJ-ARC (共催) RECONF, VLD, CPSY (共催) (連催) [詳細] |
2019-01-30 13:30 |
神奈川 |
慶応義塾大学 日吉キャンパス 来往舎 |
雑音畳込みニューラルネットワークとそのFPGA実装について ○宗形敦樹・佐藤真平・中原啓貴(東工大) VLD2018-75 CPSY2018-85 RECONF2018-49 |
This article is a technical report without peer review, and ... [more] |
VLD2018-75 CPSY2018-85 RECONF2018-49 pp.19-24 |
IPSJ-SLDM, IPSJ-ARC (共催) RECONF, VLD, CPSY (共催) (連催) [詳細] |
2019-01-30 13:55 |
神奈川 |
慶応義塾大学 日吉キャンパス 来往舎 |
意味的領域分割のための組み込みシステム向け疎な全畳み込みニューラルネットワークのFPGA実装の検討 ○下田将之・佐田悠生・中原啓貴(東工大) VLD2018-76 CPSY2018-86 RECONF2018-50 |
[more] |
VLD2018-76 CPSY2018-86 RECONF2018-50 pp.25-30 |
VLD, DC, IPSJ-SLDM, IPSJ-EMB (連催) CPSY, IPSJ-ARC (連催) CPM, ICD, IE (共催) RECONF (併催) [詳細] |
2018-12-05 10:20 |
広島 |
サテライトキャンパスひろしま |
Intel OpenCLを用いた3状態YOLOv2のFPGA実装について ○佐田悠生・下田将之・佐藤真平・中原啓貴(東工大) RECONF2018-35 |
畳み込みニューラルネットワークは高い認識精度を持ち,様々な画像認識アプリケーションを組み込み機器へ応用することが期待され... [more] |
RECONF2018-35 pp.7-12 |
VLD, DC, IPSJ-SLDM, IPSJ-EMB (連催) CPSY, IPSJ-ARC (連催) CPM, ICD, IE (共催) RECONF (併催) [詳細] |
2018-12-05 13:00 |
広島 |
サテライトキャンパスひろしま |
[基調講演]畳込みニューラルネットワークの専用ハードウェアに関する研究動向 ○中原啓貴(東工大) VLD2018-43 CPM2018-87 ICD2018-48 IE2018-66 CPSY2018-36 DC2018-29 RECONF2018-36 |
[more] |
VLD2018-43 CPM2018-87 ICD2018-48 IE2018-66 CPSY2018-36 DC2018-29 RECONF2018-36 p.29(VLD), p.1(CPM), p.1(ICD), p.1(IE), p.1(CPSY), p.29(DC), p.13(RECONF) |
VLD, DC, IPSJ-SLDM, IPSJ-EMB (連催) CPSY, IPSJ-ARC (連催) CPM, ICD, IE (共催) RECONF (併催) [詳細] |
2018-12-06 10:55 |
広島 |
サテライトキャンパスひろしま |
Feature-Map Separable Convolutionによる小メモリFPGAでの画像認識の実現 ○神宮司明良・佐藤真平・中原啓貴(東工大) RECONF2018-41 |
ロボット,自動車,防犯カメラ,ドローン等の組み込みシステムでは,畳み込みニューラルネットワーク (Convolution... [more] |
RECONF2018-41 pp.39-44 |
VLD, DC, IPSJ-SLDM, IPSJ-EMB (連催) CPSY, IPSJ-ARC (連催) CPM, ICD, IE (共催) RECONF (併催) [詳細] |
2018-12-06 11:20 |
広島 |
サテライトキャンパスひろしま |
Sparse Robust Deep Autoencoderを用いて学習した心電図の外れ値検出器のハードウェア実装について ○曽我尚人・佐藤真平・中原啓貴(東工大) RECONF2018-42 |
現在の心電図の外れ値検出はルールベースであり偽陽性が多く,新たな検出方法の検討が必要とされて いる.外れ値検出と... [more] |
RECONF2018-42 pp.45-50 |
RECONF |
2018-09-17 14:55 |
福岡 |
LINE Fukuokaカフェスペース |
A Performance Per Power Efficient Object Detector on an FPGA for Robot Operating System (ROS) ○Haoxuan Cheng・Shimpei Sato・Hiroki Nakahara(titech) RECONF2018-22 |
[more] |
RECONF2018-22 pp.19-22 |
RECONF |
2018-05-25 16:00 |
東京 |
ゲートシティ大崎 B1ルームD |
イベント駆動カメラを用いた物体検出システムのFPGA実装に関して ○下田将之・佐藤真平・中原啓貴(東工大) RECONF2018-17 |
本稿では, ソフトウェア模擬によるイベント駆動カメラを用いた物体検出システムを FPGA 上に実装する.
イベント駆... [more] |
RECONF2018-17 pp.81-86 |
RECONF |
2018-05-25 16:25 |
東京 |
ゲートシティ大崎 B1ルームD |
3状態CNNを用いたYOLOv2のFPGA実現に関して ○中原啓貴・下田将之・佐藤真平(東工大) RECONF2018-18 |
[more] |
RECONF2018-18 pp.87-92 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-18 09:40 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
全2値化畳み込みニューラルネットワークとそのFPGA実装について ~ FPT2017デザインコンテスト参加報告 ~ ○下田将之・佐藤真平・中原啓貴(東工大) VLD2017-63 CPSY2017-107 RECONF2017-51 |
[more] |
VLD2017-63 CPSY2017-107 RECONF2017-51 pp.7-11 |
IPSJ-ARC, IPSJ-SLDM (共催) VLD, CPSY, RECONF (共催) (連催) [詳細] |
2018-01-18 10:05 |
神奈川 |
慶應義塾大学 日吉キャンパス 来往舎 |
Intel OpenCLを用いたディープニューラルネットワークのFPGA実現に関して ○宇山拓夢・藤井智也・米川晴義・佐藤真平・中原啓貴(東工大) VLD2017-64 CPSY2017-108 RECONF2017-52 |
[more] |
VLD2017-64 CPSY2017-108 RECONF2017-52 pp.13-18 |
RECONF |
2017-09-25 14:20 |
東京 |
(株)ドワンゴ |
2値化畳込みニューラルネットワークのニューロン刈りによるメモリ量削減とFPGA実現について ○藤井智也・佐藤真平・中原啓貴(東工大) RECONF2017-26 |
画像識別等の組込み機器では学習済み深層畳み込みニューラルネットワーク(CNN:
deep Convolutional... [more] |
RECONF2017-26 pp.25-30 |
RECONF |
2017-09-26 10:00 |
東京 |
(株)ドワンゴ |
FPGA向けディープラーニング開発環境GUINNESSについて ○中原啓貴・米川晴義・藤井智也・下田将之・佐藤真平(東工大) RECONF2017-31 |
[more] |
RECONF2017-31 pp.51-56 |
SDM, ICD (共催) ITE-IST (連催) [詳細] |
2017-08-02 10:15 |
北海道 |
北海道大学情報教育館 |
[依頼講演]BRein Memory:バイナリ・インメモリ再構成型深層ニューラルネットワークアクセラレータ ○安藤洸太・植吉晃大・折茂健太郎(北大)・米川晴義・佐藤真平・中原啓貴(東工大)・池辺将之・浅井哲也・高前田伸也(北大)・黒田忠広(慶大)・本村真人(北大) SDM2017-43 ICD2017-31 |
ニューラルネットワークの応用が興隆を見せている。
しかしその発展に伴って計算量とデータ量も増大を続け、携帯機器等の電力... [more] |
SDM2017-43 ICD2017-31 pp.101-106 |
CPSY, IPSJ-ARC (連催) DC (併催) [詳細] |
2017-07-27 15:45 |
秋田 |
秋田アトリオンビル(秋田) |
畳み込みニューラルネットワークの全2値化に関する一検討 ○下田将之・藤井智也・米川晴義・佐藤真平・中原啓貴(東工大) CPSY2017-28 |
画像識別等の組込み機器では, 学習済み畳み込みニューラルネットワーク (CNN:Convolutiona... [more] |
CPSY2017-28 pp.131-136 |
CPSY, DC, IPSJ-ARC (連催) RECONF (併催) [詳細] |
2017-05-22 14:20 |
北海道 |
登別温泉第一滝本館 |
疎行列演算による3値化ディープニューラルネットワークの高速化 ○米川晴義・佐藤真平・中原啓貴(東工大)・本村真人(北大) RECONF2017-2 |
[more] |
RECONF2017-2 pp.7-11 |
CPSY, RECONF, VLD (共催) IPSJ-SLDM, IPSJ-ARC (共催) (連催) [詳細] |
2017-01-24 15:25 |
神奈川 |
慶大日吉キャンパス |
電力性能効率に優れた二値化ディープニューラルネットワークのFPGA実装 ○米川晴義・中原啓貴(東工大)・本村真人(北大) VLD2016-88 CPSY2016-124 RECONF2016-69 |
[more] |
VLD2016-88 CPSY2016-124 RECONF2016-69 pp.127-132 |
CPSY, RECONF, VLD (共催) IPSJ-SLDM, IPSJ-ARC (共催) (連催) [詳細] |
2017-01-24 15:50 |
神奈川 |
慶大日吉キャンパス |
畳込みニューラルネットワークのニューロン刈りによるメモリ量削減とFPGA実現について ○藤井智也・佐藤真平・中原啓貴(東工大)・本村真人(北大) VLD2016-79 CPSY2016-115 RECONF2016-60 |
画像識別等の組込み機器では学習済み深層畳み込みニューラルネットワーク(CNN: Deep Convolutional N... [more] |
VLD2016-79 CPSY2016-115 RECONF2016-60 pp.55-60 |
RECONF |
2016-09-06 13:00 |
富山 |
富山大学 |
Altera SDK for OpenCLを用いた組込みメモリに基づくランダムフォレストによる分類について 中原啓貴・○神宮司明良・藤井智也・佐藤真平(東工大)・丸山直也(理研) RECONF2016-36 |
[more] |
RECONF2016-36 pp.57-62 |