お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 14件中 1~14件目  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
PN 2021-03-02
14:30
ONLINE オンライン開催 光パス収容設計向け強化学習フレームワークRSA-RLについて
下田将之田中貴章NTTPN2020-57
 [more] PN2020-57
pp.88-91
IPSJ-SLDM, IPSJ-ARC
(共催)
RECONF, VLD, CPSY
(共催)
(連催) [詳細]
2020-01-22
17:20
神奈川 慶応義塾大学 日吉キャンパス 来往舎 アンサンブル学習を用いたスパースCNNのFPGA実装に関して
倉持亮佑佐田悠生下田将之佐藤真平中原啓貴東工大VLD2019-65 CPSY2019-63 RECONF2019-55
畳み込みニューラルネットワーク (CNN) は主に画像を対象としたタスクに広く用いられており,従来の 手法と比較して非常... [more] VLD2019-65 CPSY2019-63 RECONF2019-55
pp.67-72
IPSJ-SLDM, IPSJ-ARC
(共催)
RECONF, VLD, CPSY
(共催)
(連催) [詳細]
2020-01-22
17:45
神奈川 慶応義塾大学 日吉キャンパス 来往舎 畳み込みニューラルネットワークを用いた単眼深度推定のFPGA実装について
佐田悠生下田将之佐藤真平中原啓貴東工大VLD2019-66 CPSY2019-64 RECONF2019-56
深度推定は3次元のシーン解析に不可欠であり,ロボティクスや自動運転,ドローンなどで活用されている.
近年の畳み込みニュ... [more]
VLD2019-66 CPSY2019-64 RECONF2019-56
pp.73-78
RECONF 2019-09-20
11:40
福岡 北九州国際会議場 サーマル画像に対する歩行者検出とそのFPGA実装について
倉持亮佑下田将之佐田悠生佐藤真平中原啓貴東工大RECONF2019-26
サーマルカメラは一般的なカメラと違い物体の熱を測定することができるため, 出力画像が光の有無に左右されにくいという利点が... [more] RECONF2019-26
pp.31-36
RECONF 2019-05-10
10:00
東京 東工大蔵前会館 マルチパス構造を持つ意味的領域分割モデルのFPGA実装
佐田悠生下田将之佐藤真平中原啓貴東工大RECONF2019-10
畳み込みニューラルネットワークは高い認識精度を持ち,様々な画像認識アプリケーションを組み込み機器へ応用することが期待され... [more] RECONF2019-10
pp.49-54
HWS, VLD
(共催)
2019-02-27
10:25
沖縄 沖縄県青年会館 意味的領域分割のための全畳み込み深層学習のFPGA実装
下田将之佐田悠生中原啓貴東工大VLD2018-93 HWS2018-56
 [more] VLD2018-93 HWS2018-56
pp.1-6
HWS, VLD
(共催)
2019-02-27
10:50
沖縄 沖縄県青年会館 特徴マップを空間分割したCNNのFPGAにおける小メモリ実装
神宮司明良下田将之中原啓貴東工大VLD2018-94 HWS2018-57
ロボット,自動車,防犯カメラなどの組み込みシステムでは,畳み込みニューラルネットワーク(Convolu-tionalNe... [more] VLD2018-94 HWS2018-57
pp.7-12
IPSJ-SLDM, IPSJ-ARC
(共催)
RECONF, VLD, CPSY
(共催)
(連催) [詳細]
2019-01-30
13:55
神奈川 慶応義塾大学 日吉キャンパス 来往舎 意味的領域分割のための組み込みシステム向け疎な全畳み込みニューラルネットワークのFPGA実装の検討
下田将之佐田悠生中原啓貴東工大VLD2018-76 CPSY2018-86 RECONF2018-50
 [more] VLD2018-76 CPSY2018-86 RECONF2018-50
pp.25-30
VLD, DC, IPSJ-SLDM, IPSJ-EMB
(連催)
CPSY, IPSJ-ARC
(連催)
CPM, ICD, IE
(共催)
RECONF
(併催) [詳細]
2018-12-05
10:20
広島 サテライトキャンパスひろしま Intel OpenCLを用いた3状態YOLOv2のFPGA実装について
佐田悠生下田将之佐藤真平中原啓貴東工大RECONF2018-35
畳み込みニューラルネットワークは高い認識精度を持ち,様々な画像認識アプリケーションを組み込み機器へ応用することが期待され... [more] RECONF2018-35
pp.7-12
CPSY, IPSJ-ARC
(連催)
DC
(併催) [詳細]
2018-08-01
17:00
熊本 熊本市国際交流会館 ディープニューロ・ファジィによる偽陰性数の削減とそのFPGA実装に関して
下田将之佐藤真平中原啓貴東工大CPSY2018-29
 [more] CPSY2018-29
pp.211-216
RECONF 2018-05-25
16:00
東京 ゲートシティ大崎 B1ルームD イベント駆動カメラを用いた物体検出システムのFPGA実装に関して
下田将之佐藤真平中原啓貴東工大RECONF2018-17
本稿では, ソフトウェア模擬によるイベント駆動カメラを用いた物体検出システムを FPGA 上に実装する.
イベント駆... [more]
RECONF2018-17
pp.81-86
IPSJ-ARC, IPSJ-SLDM
(共催)
VLD, CPSY, RECONF
(共催)
(連催) [詳細]
2018-01-18
09:40
神奈川 慶應義塾大学 日吉キャンパス 来往舎 全2値化畳み込みニューラルネットワークとそのFPGA実装について ~ FPT2017デザインコンテスト参加報告 ~
下田将之佐藤真平中原啓貴東工大VLD2017-63 CPSY2017-107 RECONF2017-51
 [more] VLD2017-63 CPSY2017-107 RECONF2017-51
pp.7-11
RECONF 2017-09-26
10:00
東京 (株)ドワンゴ FPGA向けディープラーニング開発環境GUINNESSについて
中原啓貴米川晴義藤井智也下田将之佐藤真平東工大RECONF2017-31
 [more] RECONF2017-31
pp.51-56
CPSY, IPSJ-ARC
(連催)
DC
(併催) [詳細]
2017-07-27
15:45
秋田 秋田アトリオンビル(秋田) 畳み込みニューラルネットワークの全2値化に関する一検討
下田将之藤井智也米川晴義佐藤真平中原啓貴東工大CPSY2017-28
画像識別等の組込み機器では, 学習済み畳み込みニューラルネットワーク (CNN:Convolutiona... [more] CPSY2017-28
pp.131-136
 14件中 1~14件目  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会