研究会 |
発表日時 |
開催地 |
タイトル・著者 |
抄録 |
資料番号 |
VLD, RECONF (共催) |
2025-01-16 17:00 |
神奈川 |
キオクシア 横浜テクノロジーキャンパス Flagship棟 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
量子エラー訂正のためのUnion-FindデコーダのFPGA実装に関する検討 ○田口友紀人(長崎大)・Jan Erik Reinhard Wichmann・Prasoon Ambalathankandy(理研)・眞邉泰斗・柴田裕一郎(長崎大)・佐野健太郎(理研) |
[more] |
|
VLD, RECONF (共催) |
2025-01-17 13:55 |
神奈川 |
キオクシア 横浜テクノロジーキャンパス Flagship棟 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
RIKEN CGRA向けステンシル計算用プログラマブルバッファの導入と評価 ○岡田拓実・長名保範・飯田全広(熊本大)・Boma Adhi・佐野健太郎(理研)・Omar Ragheb・Jason Anderson(トロント大) |
[more] |
|
RECONF |
2024-09-18 10:05 |
新潟 |
新潟大学駅南キャンパス ときめいと (ハイブリッド開催,主:現地開催,副:オンライン開催) |
適応型帯域圧縮ハードウェアプラットフォームのChisel実装と評価 ○北爪開人(筑波大)・上野知洋(理研)・吉井一友(ANL)・木山真人(熊本大)・藤田典久・小林諒平(筑波大)・佐野健太郎(理研)・朴 泰祐(筑波大) RECONF2024-50 |
ハードウェアによる高スループットデータ圧縮は、大規模システムにおけるノード間通信やメモリアクセスにおける転送データの要求... [more] |
RECONF2024-50 pp.41-46 |
CPSY, DC, RECONF (共催) IPSJ-ARC (連催) [詳細] |
2024-08-08 14:50 |
徳島 |
あわぎんホール (ハイブリッド開催,主:現地開催,副:オンライン開催) |
RIKEN CGRAにおける不均衡なデータフローの性能への影響の考察 ○相原寧仁・宮島敬明(明大)・ボマ アディー・佐野健太郎(理研) CPSY2024-22 DC2024-22 RECONF2024-22 |
粗粒度再構成可能アーキテクチャ(CGRA) は、隣接する計算要素(PE) を相互に接続した2 次元アレイの構造を持つ。ア... [more] |
CPSY2024-22 DC2024-22 RECONF2024-22 pp.32-33 |
RECONF, VLD (共催) |
2024-01-30 15:15 |
神奈川 |
新川崎 創造のもり AIRBIC 会議室1~4 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
幅優先探索アクセラレータHyGTA2におけるグラフのデータ構造の比較 ○秋本 潤・谷川一哉(広島市大)・佐野健太郎(理研)・弘中哲夫(広島市大) VLD2023-98 RECONF2023-101 |
[more] |
VLD2023-98 RECONF2023-101 pp.105-106 |
RECONF |
2023-08-04 14:55 |
北海道 |
函館アリーナ (ハイブリッド開催,主:現地開催,副:オンライン開催) |
ベイジアンネットワーク構造学習のための可塑性を備えたFPGAアクセラレータ ○宮城竜大(東大)・安戸僚汰(京大)・佐野健太郎(理研)・高瀬英希(東大) RECONF2023-15 |
ベイジアンネットワークは,離散確率変数内の不確実性を含む知識を表現するための強力なモデルである.ベイジアンネットワークを... [more] |
RECONF2023-15 pp.7-12 |
RECONF |
2023-06-09 14:55 |
高知 |
高知工科大学永国寺キャンパス (ハイブリッド開催,主:現地開催,副:オンライン開催) |
仮想2次元メッシュで接続されたマルチFPGAによるスケーラブルなシストリックアレイプラットフォーム ○上野知洋・Emanuele Del Sozzo・佐野健太郎(理研) RECONF2023-12 |
FPGAによるシストリックアレイは、深層学習等の様々な分野において高性能化のために必須の技術である。多くの先行研究におい... [more] |
RECONF2023-12 pp.62-67 |
DC, CPSY (共催) IPSJ-SLDM, IPSJ-EMB, IPSJ-ARC (共催) (連催) [詳細] |
2023-03-23 16:25 |
鹿児島 |
天城町防災センター(徳之島) (ハイブリッド開催,主:現地開催,副:オンライン開催) |
Intel Xeon及び富士通A64FX上でのビット削減版準同型暗号ライブラリの評価 ○西 将輝・宍戸哲平・李 欣怡・木村啓二(早大)・佐野健太郎(理研) CPSY2022-38 DC2022-97 |
深層学習が様々な場面で利用されるようになり,それと共に学習データや入力データ,推論結果,さらには学習モデルの保護が問題と... [more] |
CPSY2022-38 DC2022-97 pp.25-30 |
RECONF, VLD (連催) IPSJ-SLDM (連催) [詳細] |
2023-01-23 16:20 |
神奈川 |
慶応義塾大学 日吉キャンパス 来往舎2階大会議室 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
FPGAクラスタESSPERのPython利用のためのインターフェース開発 ○渡邉大樹(豊橋技科大)・佐野健太郎(理研)・佐藤幸紀(豊橋技科大) VLD2022-62 RECONF2022-85 |
[more] |
VLD2022-62 RECONF2022-85 pp.27-28 |
RECONF, VLD (連催) IPSJ-SLDM (連催) [詳細] |
2023-01-23 16:30 |
神奈川 |
慶応義塾大学 日吉キャンパス 来往舎2階大会議室 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
FPGAを用いたCT画像のバックプロジェクション処理の高速化に向けて ○真野淳平・宮島敬明(明大)・Peng Chen(産総研)・Mohamed Wahib・佐野健太郎(理研) VLD2022-63 RECONF2022-86 |
[more] |
VLD2022-63 RECONF2022-86 pp.29-30 |
VLD, DC, RECONF, ICD (共催) IPSJ-SLDM (連催) [詳細] |
2022-11-29 11:35 |
熊本 |
金沢市文化ホール (ハイブリッド開催,主:現地開催,副:オンライン開催) |
マルチFPGAシステムの高位合成シミュレーション手法に関する検討 ○池原陽大・本吉圭吾・福田航生・眞邉泰斗・柴田裕一郎(長崎大)・上野知洋・佐野健太郎(理研) VLD2022-30 ICD2022-47 DC2022-46 RECONF2022-53 |
複数の FPGA を接続した FPGA クラスタにアプリケーションを実装する際,既存の高位合成設計環境では,単一モジュー... [more] |
VLD2022-30 ICD2022-47 DC2022-46 RECONF2022-53 pp.67-71 |
RECONF |
2022-06-07 16:45 |
茨城 |
筑波大学計算科学研究センター (ハイブリッド開催,主:現地開催,副:オンライン開催) |
FPGAクラスタESSPERにおけるFPGA間通信速度の予備評価 ○境 琳太郎・中原康宏(熊本大/R-CCS)・佐野健太郎(R-CCS)・飯田全広(熊本大/R-CCS) RECONF2022-11 |
本研究では FPGA クラスタ ESSPER を想定した FPGA 間での通信速度を評価する.ESSPER は高性能計
... [more] |
RECONF2022-11 pp.48-49 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-24 16:45 |
ONLINE |
オンライン開催 |
FPGAクラスタ向けCNN推論用アクセラレータの一検討 ○境 琳太郎・中原康宏(熊本大/理研)・佐野健太郎(理研)・飯田全広(熊本大/理研) VLD2021-60 CPSY2021-29 RECONF2021-68 |
本研究ではFPGAクラスタ上でCNNの処理を高速化するCNNアクセラレータを提案する.FPGA毎に処理を分散,並列化する... [more] |
VLD2021-60 CPSY2021-29 RECONF2021-68 pp.61-66 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-25 14:45 |
ONLINE |
オンライン開催 |
HPC向けRIKEN CGRAのためのコンパイル環境整備と予備評価 ○小島拓也(東大)・Carlos Cesar Cortes Torres・Boma Adhi・Yiyu Tan・佐野健太郎(理研) VLD2021-69 CPSY2021-38 RECONF2021-77 |
[more] |
VLD2021-69 CPSY2021-38 RECONF2021-77 pp.114-119 |
RECONF, VLD, CPSY (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2022-01-25 15:10 |
ONLINE |
オンライン開催 |
仮想回線交換網を利用したFPGAクラスタにおける集団通信性能評価 ○上野知洋・佐野健太郎(理研) VLD2021-70 CPSY2021-39 RECONF2021-78 |
高性能計算機システムにおいて、柔軟かつ高性能なネットワークシステムは必須の要素となっている。電力効率の高さから、将来的に... [more] |
VLD2021-70 CPSY2021-39 RECONF2021-78 pp.120-125 |
VLD, DC, RECONF, ICD, IPSJ-SLDM (連催) (併催) [詳細] |
2021-12-02 09:45 |
ONLINE |
オンライン開催 |
幅優先探索専用アクセラレータHyGTAにおけるキャッシュメモリの検討 ○原口雄士・谷川一哉(広島市大)・佐野健太郎(理研)・弘中哲夫(広島市大) VLD2021-37 ICD2021-47 DC2021-43 RECONF2021-45 |
[more] |
VLD2021-37 ICD2021-47 DC2021-43 RECONF2021-45 pp.117-122 |
RECONF |
2021-06-08 14:35 |
ONLINE |
オンライン開催 |
幅優先探索専用のアクセラレータを対象としたアーキテクチャ探索のためのシミュレータ開発 ○原口雄士・谷川一哉(広島市大)・宮島敬明・Jens Huthmann・佐野健太郎(理研)・弘中哲夫(広島市大) RECONF2021-3 |
[more] |
RECONF2021-3 pp.8-13 |
RECONF |
2021-06-09 15:45 |
ONLINE |
オンライン開催 |
大規模FPGAクラスタのための再構成可能な仮想回線交換網 ○上野知洋・小柴篤史・佐野健太郎(理研) RECONF2021-14 |
FPGAクラスタは,電力効率の高さや専用回路による高スループット演算から,次世代の高性能計算システムへの適用が期待されて... [more] |
RECONF2021-14 pp.74-79 |
RECONF |
2021-06-09 16:10 |
ONLINE |
オンライン開催 |
FPGAクラスタのためのSYCLインターフェースの開発とCPU-FPGA連携の評価 ○金子哲士・滝沢寛之(東北大)・佐野健太郎(理研) RECONF2021-15 |
本研究では,理化学研究所計算科学研究センターで開発されている AFU Shell のための抽象化ソフトウェア層として,S... [more] |
RECONF2021-15 pp.80-86 |
CPSY, RECONF, VLD (共催) IPSJ-ARC, IPSJ-SLDM (共催) (連催) [詳細] |
2021-01-25 09:25 |
ONLINE |
オンライン開催 |
ESSPER:高性能計算のためのスケーラブルかつ柔軟なFPGAクラスタシステムの開発 ○佐野健太郎・上野知洋・宮島敬明・Jens Huthmann・小柴篤史(理研) VLD2020-40 CPSY2020-23 RECONF2020-59 |
[more] |
VLD2020-40 CPSY2020-23 RECONF2020-59 pp.7-12 |