研究会 |
発表日時 |
開催地 |
タイトル・著者 |
抄録 |
資料番号 |
VLD, HWS (併催) |
2018-03-01 15:20 |
沖縄 |
沖縄県青年会館 |
モデルベース並列化(MBP)におけるハードウェア/ソフトウェア協調設計環境 ○柏原一輝・本田晋也・枝廣正人(名大) VLD2017-115 |
近年,車載システムの複雑化・高性能化が進んでいる一方で,開発者に求められる時間やコストの制約は依然厳しい.そこで,複雑な... [more] |
VLD2017-115 pp.157-162 |
VLD, HWS (併催) |
2018-03-01 16:00 |
沖縄 |
沖縄県青年会館 |
DNNの推論器向け高位合成用C記述の検討 ○岡本卓也・山本椋太・本田晋也(名大) VLD2017-116 |
今日,DNN は様々な分野で活用されている.組込みシステムの分野でもその需要は高く,省メモリかつリアルタイム性を考慮した... [more] |
VLD2017-116 pp.163-168 |
VLD, HWS (併催) |
2018-03-01 16:25 |
沖縄 |
沖縄県青年会館 |
FPGAを用いた組込みシステム向けDNNフレームワークの構想 ○山本椋太・岡本卓也・本田晋也(名大)・趙 茜・松本斗貴・中本幸一(兵庫県立大)・酒井 完・青山哲也・若林一敏(NEC) VLD2017-117 |
DNN (Deep Neural Network) が様々な分野で利用され始めており,組込みシステム分野でも需要がある.... [more] |
VLD2017-117 pp.169-174 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2015-12-03 13:45 |
長崎 |
長崎県勤労福祉会館 |
ARMアーキテクチャ向け命令サイクルの高速・高精度見積もり ○佐藤 剛・安藤友樹・高田広章・本田晋也・松原 豊(名大) VLD2015-73 DC2015-69 |
本論文では, ARMアーキテクチャにおけるアプリケーション実行時間を高速かつ高精度に予測する手法について述べる.
組... [more] |
VLD2015-73 DC2015-69 pp.231-236 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 08:55 |
鹿児島 |
鹿児島県文化センター |
割込み処理を考慮したシステムレベル設計手法 ○安藤友樹・石田薫史・本田晋也・高田広章・枝廣正人(名大) VLD2013-77 DC2013-43 |
本論文は,割込み処理を抽象化することで,デバイスとの間で入出力がある制御システムをシステムレベルで設計する手法を述べる.... [more] |
VLD2013-77 DC2013-43 pp.119-124 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2013-11-28 10:25 |
鹿児島 |
鹿児島県文化センター |
ヘテロマルチプロセッサシステム向けプロセッサ間通信の自動合成 ○石田薫史・安藤友樹・本田晋也・高田広章・枝廣正人(名大) RECONF2013-50 |
本論文ではヘテロジニアス構成のマルチプロセッサSoC向けのプロセッサ間通信の自動合成手法を述べる.プロセッサコア内臓のF... [more] |
RECONF2013-50 pp.63-68 |
CPSY, VLD, RECONF (共催) IPSJ-SLDM (連催) [詳細] |
2013-01-17 13:25 |
神奈川 |
慶応義塾大学 日吉キャンパス |
A Channel-based Communication/Synchronization Model for SW-HW Multitasking on Dynamically Partially Reconfigurable FPGAs ○Krzysztof Jozwik・Shinya Honda・Masato Edahiro(Nagoya Univ.)・Hiroyuki Tomiyama(Ritsumeikan Univ.)・Hiroaki Takada(Nagoya Univ.) VLD2012-130 CPSY2012-79 RECONF2012-84 |
Dynamically Partially Reconfigurable (DPR) FPGAs allow for i... [more] |
VLD2012-130 CPSY2012-79 RECONF2012-84 pp.135-140 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2012-11-26 10:30 |
福岡 |
九州大学百年講堂 |
組込みシステムのアーキテクチャ探索における性能ボトルネック解析 ○安藤友樹(名大/学振)・柴田誠也(NEC)・本田晋也(名大)・冨山宏之(立命館大)・高田広章(名大) VLD2012-62 DC2012-28 |
本論文では,ソフトウェアとハードウェアが混在した組込みシステムのボトルネック部 分に対し,設計制約を満たすために必要な性... [more] |
VLD2012-62 DC2012-28 pp.19-24 |
RECONF |
2012-05-29 16:45 |
沖縄 |
沖縄県男女共同参画センター |
高位合成によるSTPエンジン及びFPGAへのAES/ADPCMの実装と評価 ○石田薫史・柴田誠也・安藤友樹・本田晋也・高田広章・枝廣正人(名大) RECONF2012-14 |
SoCの専用ハードウェアの代替技術として注目を集める再構成技術の性能を確かめるため,動的再構成ハードウェアであるSTPエ... [more] |
RECONF2012-14 pp.77-82 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2011-11-29 09:00 |
宮崎 |
ニューウェルシティ宮崎 |
システムレベル通信モデルにおけるFIFOベース通信チャネルの効率化機構と自動合成 ○湊 雅登・安藤友樹・柴田誠也(名大)・木下智雄(ソリトンシステムズ)・本田晋也・高田広章(名大) VLD2011-67 DC2011-43 |
既存のシステムレベル設計ツールSystemBuilderで定義されるデータ通信モデルにおいて,FIFOベースの通信チャネ... [more] |
VLD2011-67 DC2011-43 pp.91-96 |
RECONF |
2011-09-26 15:30 |
愛知 |
名古屋大学(NCES) |
Preemptive Hardware Multitasking on Dynamically Partially Reconfigurable FPGAs - Hardware and Reconfiguration Layers ○Krzysztof Jozwik・Shinya Honda(Nagoya Univ.)・Hiroyuki Tomiyama(Ritsumeikan Univ.)・Hiroaki Takada(Nagoya Univ.) RECONF2011-29 |
Preemption techniques for HW (hardware) tasks
have been stu... [more] |
RECONF2011-29 pp.43-48 |
RECONF |
2011-09-27 09:00 |
愛知 |
名古屋大学(NCES) |
マルチプロセッサ対応システムレベル設計環境SystemBuilderを用いたFPGA向け設計事例 ○柴田誠也・安藤友樹・本田晋也(名大)・冨山宏之(立命館大)・高田広章(名大) RECONF2011-32 |
本論文では,我々がこれまで開発してきた,FPGA向け組込みマルチプロセッサシステムの設計を効率化するためのシステムレベル... [more] |
RECONF2011-32 pp.57-62 |
VLD, CPSY, RECONF (共催) IPSJ-SLDM (連催) [詳細] |
2010-01-27 10:25 |
神奈川 |
慶應義塾大学日吉キャンパス |
Effective Hardware Task Context Switching in Virtex-4 FPGAs ○Krzysztof Jozwik・Hiroyuki Tomiyama・Shinya Honda・Hiroaki Takada(Nagoya Univ.) VLD2009-87 CPSY2009-69 RECONF2009-72 |
[more] |
VLD2009-87 CPSY2009-69 RECONF2009-72 pp.113-118 |
DC, CPSY, IPSJ-SLDM, IPSJ-EMB (共催) |
2009-03-06 11:15 |
新潟 |
佐渡島開発総合センター |
トレースログ可視化ツールの開発 ○後藤隼弐・本田晋也・長尾卓哉・高田広章(名大) CPSY2008-100 DC2008-91 |
[more] |
CPSY2008-100 DC2008-91 pp.73-78 |
DC, CPSY, IPSJ-SLDM, IPSJ-EMB (共催) |
2008-03-27 09:30 |
鹿児島 |
屋久島 離島総合開発センター |
マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化 ○相庭裕史・柴田誠也・古川貴士・本田晋也・冨山宏之・高田広章(名大) DC2007-86 CPSY2007-82 |
我々は,マルチプロセッサシミュレーション環境の精度の向上と高速化を行った.
本研究で対象としたマルチプロセッサシミュレ... [more] |
DC2007-86 CPSY2007-82 pp.13-18 |
DC, CPSY, IPSJ-SLDM, IPSJ-EMB (共催) |
2008-03-27 11:15 |
鹿児島 |
屋久島 離島総合開発センター |
関数レベル並列性を活用した動作記述分割手法 ○原 祐子・冨山宏之・本田晋也・高田広章・石井克哉(名大) DC2007-90 CPSY2007-86 |
本論文では,大規模動作記述プログラムからハードウェアを効率良く生成する動作合成手法を提案する.本提案手法は,いくつかの並... [more] |
DC2007-90 CPSY2007-86 pp.37-42 |
DC, CPSY, IPSJ-SLDM, IPSJ-EMB (共催) |
2008-03-27 13:20 |
鹿児島 |
屋久島 離島総合開発センター |
車載センサのネットワーク化を実現するハードウェアの提案と評価 ○河合智之・本田晋也・冨山宏之・高田広章(名大)・石原秀昭・鈴木亨市・手嶋芳徳・松岡俊彦・山田健二(デンソー) DC2007-93 CPSY2007-89 |
本研究では,車載センサを直接ネットワークに接続した構成において,リアルタイム性の確保を実現するハードウェアを提案した.提... [more] |
DC2007-93 CPSY2007-89 pp.55-60 |
DC, CPSY, IPSJ-SLDM, IPSJ-EMB (共催) |
2008-03-28 14:20 |
鹿児島 |
屋久島 離島総合開発センター |
タスク優先度を考慮した時間保護スケジューリングアルゴリズム ○松原 豊・本田晋也・冨山宏之・高田広章(名大) DC2007-113 CPSY2007-109 |
本論文では,複数の組込みリアルタイムアプリケーションが動作するシングルプ
ロセッサシステム向けに,アプリケーション毎の... [more] |
DC2007-113 CPSY2007-109 pp.173-178 |
VLD, ICD (共催) |
2008-03-06 14:40 |
沖縄 |
沖縄県男女共同参画センター |
システムレベル設計環境SystemBuilderを用いたMPEG4デコーダの設計事例 ○柴田誠也・本田晋也・冨山宏之・高田広章(名大) VLD2007-151 ICD2007-174 |
本論文ではシステムレベル設計環境を用いた,動作レベル記述からのMPEG4 デコーダシステム設計事例について述べる.我々が... [more] |
VLD2007-151 ICD2007-174 pp.43-48 |
CS |
2008-01-28 13:50 |
鹿児島 |
奄美大島 奄美文化センター(鹿児島県) |
屋内電力線マルチキャリア通信における商用電源に同期したビットローディング ○本田慎也・梅原大祐・田野 哲・守倉正博(京大) CS2007-62 |
屋内電力線通信がホームネットワークの手段として注目されている.
しかし高速で信頼性の高い電力線通信(PLC)には技術的... [more] |
CS2007-62 pp.43-48 |