研究会 |
発表日時 |
開催地 |
タイトル・著者 |
抄録 |
資料番号 |
IN, CCS (併催) |
2022-08-04 16:50 |
北海道 |
北海道大学 百年記念会館 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
[招待講演]エッジ向け深層ニューラルネットワークプロセッサ:量子化・通信・メモリ ○安藤洸太(北大) CCS2022-34 |
2012年に深層畳込みニューラルネットワークの先駆けとして登場したAlexNet以来,AI技術の急速な発展と社会応用の拡... [more] |
CCS2022-34 p.41 |
RECONF |
2022-06-07 14:25 |
茨城 |
筑波大学計算科学研究センター (ハイブリッド開催,主:現地開催,副:オンライン開催) |
NAS Parallel Benchmarksを用いた耐故障ルーティング法の性能評価 ○黒川陽太・福士 将(山口大) RECONF2022-4 |
本報告では,ネットワークオンチップ(NoC)型のメニーコアプロセッサ向けに開発された耐故障ルーティング法に対して,ベンチ... [more] |
RECONF2022-4 pp.20-25 |
ICD, CPSY (共催) |
2015-12-18 14:55 |
京都 |
京都工芸繊維大学 |
三次元積層チップにおける最大配線長制限下トポロジ最適化 ○中原 浩・藤木大地・蓼 誠一・安戸僚汰・河野隆太・松谷宏紀(慶大)・鯉渕道紘(NII)・中野浩嗣(広島大)・天野英晴(慶大) ICD2015-91 CPSY2015-104 |
Through Silicon Via(TSV) を代表とする三次元積層技術は, 半導体の微細化技術が難... [more] |
ICD2015-91 CPSY2015-104 pp.111-116 |
CPSY, IPSJ-ARC (連催) DC (併催) [詳細] |
2015-08-05 11:45 |
大分 |
ビーコンプラザ(別府) |
再構成可能ネットワークオンチップを用いた耐故障性向上 ○蓼 誠一(慶大)・鯉渕道紘(NII)・松谷宏紀・天野英晴(慶大) CPSY2015-28 DC2015-24 |
現在,コア間の通信には,パケット転送を用いたネットワークのNetwork-on-Chip(NoC) が広く用いられ
て... [more] |
CPSY2015-28 DC2015-24 pp.143-148(CPSY), pp.15-20(DC) |
CPSY, IPSJ-ARC (連催) DC (併催) [詳細] |
2015-08-06 17:30 |
大分 |
ビーコンプラザ(別府) |
三次元積層チップへの高性能既存トポロジレイアウト法 ○中原 浩・安戸僚汰・松谷宏紀(慶大)・鯉渕道紘(NII)・天野英晴(慶大) CPSY2015-43 |
近年,プロセッサ単体の性能向上の難化によってCMPの需要は高まってきている.CMPにおいて,チップ間の通信をネットワーク... [more] |
CPSY2015-43 pp.275-280 |
RECONF, CPSY, VLD (共催) IPSJ-SLDM (連催) [詳細] |
2015-01-29 09:55 |
神奈川 |
慶應義塾大学 日吉キャンパス |
優先度に基づくパケット追い越しとリソース制御を付加したNoCアーキテクチャ ○大槻周平・溝谷圭悟・高須雅義(慶大)・山崎大輝(ソニー)・山崎信行(慶大) VLD2014-117 CPSY2014-126 RECONF2014-50 |
近年の半導体技術の進歩により多くのトランジスタを1つのチップ上に集積できるようになり,現在ではChip-Multipro... [more] |
VLD2014-117 CPSY2014-126 RECONF2014-50 pp.25-30 |
RECONF, CPSY, VLD (共催) IPSJ-SLDM (連催) [詳細] |
2015-01-30 17:30 |
神奈川 |
慶應義塾大学 日吉キャンパス |
誘導結合型三次元積層マルチコアプロセッサにおけるキャッシュ間通信手法の検討 ○松村正隆(電通大)・近藤正章(東大)・松谷宏紀(慶大)・和田康孝(早大)・本多弘樹(電通大) VLD2014-152 CPSY2014-161 RECONF2014-85 |
近年,半導体技術の進歩により Network-on-Chip (NoC) の三次元化が可能となった.特に積層したチップ間... [more] |
VLD2014-152 CPSY2014-161 RECONF2014-85 pp.245-250 |
CPSY, RECONF, VLD (共催) IPSJ-SLDM (連催) [詳細] |
2014-01-29 10:50 |
神奈川 |
慶応義塾大学 日吉キャンパス |
ランダムNoCのためのコンフィギャラブルスイッチ機構 ○蓼 誠一・加賀美崇紘・河野隆太・松谷宏紀(慶大)・鯉渕道紘(NII)・天野英晴(慶大) VLD2013-123 CPSY2013-94 RECONF2013-77 |
スモールワールド性の提唱によって、規則的なネットワークトポロジにランダム性を追加することでノー
ド間通信遅延を削減でき... [more] |
VLD2013-123 CPSY2013-94 RECONF2013-77 pp.125-130 |
RCS, IN (併催) |
2013-05-17 11:10 |
東京 |
機械振興会館 |
データセンターに適した3次元オンチップ型ネットワーク構造の検討と評価 ○池田崇栄・大下裕一・村田正幸(阪大) IN2013-20 |
データセンターの処理を低消費電力で実現する手法として、
データセンター内のサーバー間のネットワークを1チップに集約する... [more] |
IN2013-20 pp.49-54 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2012-11-27 09:25 |
福岡 |
九州大学百年講堂 |
ネットワークオンチップにおける仮想チャネル利用法の再考 ○笹河良介・藤枝直輝・高前田(山崎) 伸也・吉瀬謙二(東工大) CPSY2012-51 |
Network on Chip でのルーティングにおいて,デッドロックフリーであることは重要であり,仮想チャネルをクラス... [more] |
CPSY2012-51 pp.21-26 |
VLD, CPSY, RECONF (共催) IPSJ-SLDM (連催) [詳細] |
2012-01-25 14:55 |
神奈川 |
慶応義塾大学 日吉キャンパス |
多電源可変パイプラインルータにおける電源ドメインサイズの解析 ○中村武雄・松谷宏紀(慶大)・鯉渕道絋(NII)・宇佐美公良(芝浦工大)・天野英晴(慶大) VLD2011-99 CPSY2011-62 RECONF2011-58 |
我々はメニーコアにおけるネットワークオンチップ(Network-on-Chip)を低消費電力化するために多電源可変パイプ... [more] |
VLD2011-99 CPSY2011-62 RECONF2011-58 pp.49-54 |
VLD, CPSY, RECONF (共催) IPSJ-SLDM (連催) [詳細] |
2012-01-25 15:45 |
神奈川 |
慶応義塾大学 日吉キャンパス |
トラフィック解析によるオンチップルータのバンド幅制御 ○山崎大輝・松谷宏紀・山崎信行(慶大) VLD2011-101 CPSY2011-64 RECONF2011-60 |
組込みアプリケーションの高機能化にともない, 組込みシステムにおいてもマルチコアが当たり前となりつつある. 複数のコアを... [more] |
VLD2011-101 CPSY2011-64 RECONF2011-60 pp.61-66 |
DC |
2011-12-16 17:10 |
兵庫 |
豊岡市社会福祉協議会/城崎地区センター |
部分的にバックトラック可能な耐故障Wormholeスイッチング ○金井宏樹・北神正人(千葉大) DC2011-75 |
並列計算機やNetwork-on-Chip(NoC)はシステムを構成する要素が多く,全体として故障が発生する確率は高くな... [more] |
DC2011-75 pp.39-44 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2011-11-29 13:25 |
宮崎 |
ニューウェルシティ宮崎 |
整数線形計画問題に基づいたネットワークオンチップにおけるフォールトトレランスのためのタスクの多重割り当て手法 ○齋藤 寛(会津大)・米田友洋(NII)・中村祐一(NEC) VLD2011-77 DC2011-53 |
本稿では与えられたNoCモデル,タスクグラフ,NoCノードの想定故障数の下,想定故障数内のNoCノードが故障しても正しく... [more] |
VLD2011-77 DC2011-53 pp.147-152 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2011-11-30 10:55 |
宮崎 |
ニューウェルシティ宮崎 |
制御回路共有化に基づく非同期細粒度パワーゲーティング手法とその応用 ○河野宇朗(東北大)・鬼沢直哉(マギル大)・松本 敦・羽生貴弘(東北大) VLD2011-89 DC2011-65 |
本稿では,近年増加しているリーク電流による消費電力(リーク電力)を削減する手法として用いられるパワーゲーティングにおいて... [more] |
VLD2011-89 DC2011-65 pp.215-220 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2011-11-30 09:25 |
宮崎 |
ニューウェルシティ宮崎 |
優先度逆転問題を軽減する優先度付きオンチップネットワークルータ ○笹川雄二郎・松谷宏紀・山崎信行(慶大) CPSY2011-50 |
半導体集積技術が進歩するに連れ,Chip multiprocessor(CMP)に搭載されるコア数が増大してきている.こ... [more] |
CPSY2011-50 pp.41-46 |
CPSY, DC (共催) IPSJ-SLDM, IPSJ-EMB, IPSJ-UBI, IPSJ-MBL (併催) (連催) [詳細] |
2010-03-27 16:00 |
東京 |
八丈シーパークリゾート |
NoCを利用した特定用途向けシステムのスループットを向上するIPコアトポロジ決定手法 ○打越 寛(豊橋技科大)・杉原 真(豊橋技科大/JST) CPSY2009-88 DC2009-85 |
半導体微細化の進行に起因して,配線遅延がゲート遅延よりも相対的に増加している.
今後はオンチップ通信にかかる時間が性能... [more] |
CPSY2009-88 DC2009-85 pp.321-326 |
CPSY, DC (共催) IPSJ-SLDM, IPSJ-EMB, IPSJ-UBI, IPSJ-MBL (併催) (連催) [詳細] |
2010-03-28 13:00 |
東京 |
八丈シーパークリゾート |
低遅延リアルタイムオンチップネットワークのための先読みルータの設計 ○向後卓磨・山崎信行(慶大) CPSY2009-89 DC2009-86 |
大規模なCMP を用いて実時間システムを構築するためにはスケジューリング方式が重要である.実時間スケジューリングはプリエ... [more] |
CPSY2009-89 DC2009-86 pp.465-470 |
CPSY, DC (併催) |
2009-08-04 - 2009-08-05 |
宮城 |
フォレスト仙台 |
Network-on-Chipにおけるエラー検出・訂正方式に関する研究 ○小島 悠(慶大)・松谷宏紀(東大)・鯉渕道紘(NII)・天野英晴(慶大) CPSY2009-24 |
本研究ではエラー耐性技術を用いることでエラー率を抑えつつ電圧を落とす Network-on-Chip (NoC)の低消費... [more] |
CPSY2009-24 pp.85-90 |
CPSY, DC (併催) |
2009-08-04 - 2009-08-05 |
宮城 |
フォレスト仙台 |
高信頼オンチップ非同期データ転送技術に関する一検討 ○鬼沢直哉・松本 敦・羽生貴弘(東北大)・米田友洋(NII) DC2009-18 |
本稿ではチップ内におけるプロセスや温度・電源電圧などの環境のばらつき下で正しく動作する, 多値電流モード(MVCM)回路... [more] |
DC2009-18 pp.1-6 |