お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 12件中 1~12件目  /   
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
PN 2023-03-02
11:40
沖縄 沖縄県立博物館 講座室
(ハイブリッド開催,主:現地開催,副:オンライン開催)
再構成可能デバイスエッジ連携によるコアネットワーク内における分散型DDoS防御手法
直井智基村上正樹植松芳彦岡本 聡山中直明慶大PN2022-58
現在,DDoS攻撃による被害が問題である.DDoS攻撃を個人で対策することは難しく,緩和装置を用いた防御手法などが普及し... [more] PN2022-58
pp.83-89
NS, IN
(併催)
2022-03-11
10:10
ONLINE オンライン開催 実環境応用へのMECのマルチジョブ棄却率最適制御閾値補正
湯田 孟北口善明山岡克式東工大IN2021-39
MEC において,エッジサーバにジョブの処理要求が集中することで,処理時間が増加したり,エッジ サーバでのジョブの棄却率... [more] IN2021-39
pp.49-54
VLD 2014-03-04
16:10
沖縄 沖縄県青年会館 [記念講演]Co-simulation Framework for Streamlining Microprocessor Development on Standard ASIC Design Flow
Tomoyuki NakabayashiTomoyuki SugiyamaTakahiro SasakiMie Univ.)・Eric RotenbergNCSU)・Toshio KondoMie Univ.VLD2013-154
近年,プロセッサは計算性能を向上するためにより複雑なアーキテクチャを採用しており,最先端プロセッサの設計・試作にかかる時... [more] VLD2013-154
p.113
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2011-11-29
14:40
宮崎 ニューウェルシティ宮崎 演算器アレイ型アクセラレータの実装とその分析
齊藤光俊下岡俊介吉村和浩姚 駿中田 尚中島康彦奈良先端大CPM2011-159 ICD2011-91
我々は,一般的な機械語命令を演算器アレイに写像して高い効率で実行する線形アレイ型アクセラレータLAPP(Linear A... [more] CPM2011-159 ICD2011-91
pp.53-58
SS 2011-03-07
11:15
沖縄 沖縄県青年会館 利用率をベースにしたリアルタイムスケジューリングアルゴリズムの提案
岡崎 旭兪 明連横山孝典東京都市大SS2010-58
近年,組み込みリアルタイムシステムはシステムの大規模化,複雑化に伴いマルチプロセッサ技術の利用が一般的になりつつある.そ... [more] SS2010-58
pp.31-36
MSS 2011-01-21
10:40
山口 海峡メッセ下関 タスクグラフのブロック分割に関する新たな提案とその評価
陳 霖川淵美奈葛 崎偉中田 充山口大)・斗納宏敏神山尚也嶋田一行富士通テンCST2010-72
本論文では,マルチプロセッサスケジューリングにおけるブロック分割について従来の方法に加え,新たな方法を提案する.ブロック... [more] CST2010-72
pp.71-76
RECONF 2010-09-17
13:40
静岡 静岡大学(工学部2号館) ScalableCoreシステム2.0の実装と評価
坂口嘉一高前田伸也吉瀬謙二東工大RECONF2010-38
多数のFPGA を用いたメニーコアプロセッサのプロトタイピングシステム構築手法ScalableCore を提案している.... [more] RECONF2010-38
pp.121-126
RECONF 2009-09-18
10:25
栃木 宇都宮大学 小容量FPGAによるスケーラブルなシステム評価環境の構築手法
渡邉伸平高前田伸也姜 軒東工大)・三好健文東工大/JST)・吉瀬謙二東工大RECONF2009-31
メニーコアプロセッサの動作を現実的な時間でシミュレーションするために,我々はハードウェアによるシミュレーション環境Sca... [more] RECONF2009-31
pp.73-78
DC, CPSY, IPSJ-SLDM, IPSJ-EMB
(共催)
2008-03-27
09:30
鹿児島 屋久島 離島総合開発センター マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化
相庭裕史柴田誠也古川貴士本田晋也冨山宏之高田広章名大DC2007-86 CPSY2007-82
我々は,マルチプロセッサシミュレーション環境の精度の向上と高速化を行った.
本研究で対象としたマルチプロセッサシミュレ... [more]
DC2007-86 CPSY2007-82
pp.13-18
VLD, DC, IPSJ-SLDM
(共催)
CPSY, RECONF, IPSJ-ARC
(併催) [詳細]
2007-11-21
15:45
福岡 北九州国際会議場 低消費電力動的リコンフィギャラブルプロセッサ向けアーキテクチャ評価環境の構築
長谷川揚平堤 聡タンブンヘン バスタン天野英晴慶大RECONF2007-40
本論文では,コンフィギャラブルな動的リコンフィギャラブルプロセッサアレイ (DRPA) のアーキテクチャ検討のための性能... [more] RECONF2007-40
pp.25-30
VLD, IPSJ-SLDM
(共催)
2007-05-10
14:55
京都 京大会館 SystemCを用いた動的再構成可能プロセッサのモデル開発
上田浩司・○北道淳司黒田研一会津大
近年, FPGA技術を応用した動的再構成可能プロセッサ(DRP)が提案されている.
DRPは独自の動的再構成可能アー... [more]
VLD2007-4
pp.19-24
CPSY 2005-12-16
15:15
栃木 宇都宮大学工学部アカデミア・ホール チップマルチVLIWのための拡張性を重視したシミュレーション環境
古川文人帝京大)・青木隆行岡 大輔月川 淳大津金光横田隆史馬場敬信宇都宮大
実行性能・消費電力の両者の面で有望であるチップマルチVLIWを詳細に検討するためには,さまざまなチップ内構成をモデリング... [more] CPSY2005-39
pp.37-42
 12件中 1~12件目  /   
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会