研究会 |
発表日時 |
開催地 |
タイトル・著者 |
抄録 |
資料番号 |
VLD, DC, RECONF, ICD (共催) IPSJ-SLDM (連催) [詳細] |
2023-11-17 15:40 |
熊本 |
くまもと市民会館シアーズホーム夢ホール (ハイブリッド開催,主:現地開催,副:オンライン開催) |
同期式回路設計支援環境におけるMuller's C-elementの実装に関する一考察 ○今井 雅(弘前大) VLD2023-79 ICD2023-87 DC2023-86 RECONF2023-82 |
Muller の C 素子は、非同期式回路の実現において、信号と信号の待ち合わせを行うためにしばしば用いら れる基本素子... [more] |
VLD2023-79 ICD2023-87 DC2023-86 RECONF2023-82 pp.255-260 |
HWS, VLD (共催) |
2023-03-01 14:15 |
沖縄 |
沖縄県青年会館 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
同期式回路から非同期式回路へのバースト転送に対するインターフェース回路の検討 ○仙波翔吾・齋藤 寛(会津大) VLD2022-78 HWS2022-49 |
本稿では,同期式回路から非同期式回路へのバースト転送に対するインターフェース回路を提案する.提案するインターフェース回路... [more] |
VLD2022-78 HWS2022-49 pp.31-36 |
HWS, VLD (共催) |
2023-03-02 09:55 |
沖縄 |
沖縄県青年会館 (ハイブリッド開催,主:現地開催,副:オンライン開催) |
非同期式回路を用いた電源喪失対応VLSIシステムの実現 ○今井 雅(弘前大) VLD2022-86 HWS2022-57 |
不揮発メモリを用いて電源喪失に対応するシステムが提案されているが、その実装には高いコストを必要 とする。本稿では、停電を... [more] |
VLD2022-86 HWS2022-57 pp.79-84 |
VLD, HWS (共催) [詳細] |
2022-03-08 09:30 |
ONLINE |
オンライン開催 |
Click Elementを用いた同期-非同期ドメイン間インターフェース回路の検討 ○仙波翔吾・齋藤 寛(会津大) VLD2021-91 HWS2021-68 |
本稿では,Click Elementを用いた同期ドメインと非同期ドメイン間のインターフェース回路を提案する.提案するイン... [more] |
VLD2021-91 HWS2021-68 pp.81-86 |
SDM, ICD (共催) ITE-IST (連催) [詳細] |
2021-08-18 15:35 |
ONLINE |
オンライン開催 |
高速非同期逐次比較型AD変換器におけるサイドチャネル漏洩特性の評価 ○高橋亮蔵・門田和樹・三木拓司・永田 真(神戸大) SDM2021-43 ICD2021-14 |
高速なサンプリング動作を実現する非同期逐次比較型AD変換器のセキュリティを評価した。非同期逐次比較型AD変換器は、コンパ... [more] |
SDM2021-43 ICD2021-14 pp.68-71 |
HWS, VLD (共催) [詳細] |
2020-03-04 13:25 |
沖縄 |
沖縄県青年会館 (開催中止,技報発行あり) |
非同期式RTLモデルに対するラッチ挿入による動的電力最適化手法の検討 ○仙波翔吾・齋藤 寛(会津大) VLD2019-100 HWS2019-73 |
本稿では,非同期式RTLモデルに対するラッチ挿入による動的消費電力最適化手法を提案する.非同期式RTLモデルのデータパス... [more] |
VLD2019-100 HWS2019-73 pp.37-42 |
HWS, ICD (共催) [詳細] |
2019-11-01 16:00 |
大阪 |
DNPなんばSSビル |
非同期式回路における深層学習を用いたハードウェアトロイ検出手法に関する一考察 稲舟 洸・○今井 雅(弘前大) HWS2019-63 ICD2019-24 |
VLSIにおけるタイミング方式にはクロック信号を用いる同期式回路と要求ー応答ハンドシェイクプロトコルに基づく非同期式回路... [more] |
HWS2019-63 ICD2019-24 pp.35-40 |
MSS, CAS, SIP, VLD (共催) |
2019-07-31 16:45 |
岩手 |
岩手大学 |
デジタル補聴器用DSPを対象とした休止相の隠蔽による非同期式直列乗算器の高速化 ○永田将大(岡山県立大)・近藤真史・茅野 功(川崎医療福祉大)・横川智教・有本和民・佐藤洋一郎(岡山県立大) CAS2019-22 VLD2019-28 SIP2019-38 MSS2019-22 |
近年,デジタル信号処理回路(DSP)を内蔵したデジタル補聴器が普及しているが,その電池寿命は数日程度に留まっているのが現... [more] |
CAS2019-22 VLD2019-28 SIP2019-38 MSS2019-22 pp.99-104 |
HWS, VLD (共催) |
2019-03-01 10:25 |
沖縄 |
沖縄県青年会館 |
FPGAを対象とした束データ方式による非同期式回路に対する配置制約についての検討 ○大竹 樹・齋藤 寛(会津大) VLD2018-123 HWS2018-86 |
本稿では,Field Programmable Gate Array (FPGA) を対象に束データ方式による非同期式回... [more] |
VLD2018-123 HWS2018-86 pp.181-186 |
VLD, HWS (併催) |
2018-03-01 13:25 |
沖縄 |
沖縄県青年会館 |
束データ方式による非同期式RTLモデルに対する消費エネルギー最適化の検討 ○仙波翔吾・齋藤 寛(会津大) VLD2017-111 |
本稿では,束データ方式による非同期式RTLモデルに対して2つの消費エネルギー最適化手法を検討する.1つ目は,パスに対する... [more] |
VLD2017-111 pp.133-138 |
VLD |
2017-03-01 16:20 |
沖縄 |
沖縄県青年会館 |
同期式RTLモデルから非同期式RTLモデルへの変換ツールの実装 ○仙波翔吾・齋藤 寛(会津大) VLD2016-107 |
本稿では,同期式Register Transfer Level (RTL)モデルから束データ方式による非同期式RTLモデ... [more] |
VLD2016-107 pp.31-36 |
VLD, CAS, MSS, SIP (共催) |
2016-06-17 15:50 |
青森 |
弘前市立観光館 |
多数決イネーブルラッチを用いた非同期式回路の耐故障性に関する一検討 ○今井 雅(弘前大)・米田友洋(NII) CAS2016-33 VLD2016-39 SIP2016-67 MSS2016-33 |
ソフトエラーやハードウェアトロイなど様々な要因により、LSI内においてビット反転が生じ、システムが誤動作する問題がある。... [more] |
CAS2016-33 VLD2016-39 SIP2016-67 MSS2016-33 pp.179-184 |
NLP |
2016-03-24 13:25 |
京都 |
京都産業大学 |
非同期セルオートマトン神経系モデルによるボルツマンマシンの実装 ○松原 崇・上原邦昭(神戸大) NLP2015-143 |
Deep Boltzmann Machineなど確率的な挙動を含む人工ニューラルネットワークが,様々なベンチマークにおい... [more] |
NLP2015-143 pp.7-10 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2015-12-03 09:20 |
長崎 |
長崎県勤労福祉会館 |
ハンドシェイク遅延を考慮した4相2線式非同期システムの高位合成におけるスケジューリングアルゴリズム ○猪谷孝太・岩垣 剛・市原英行・井上智生(広島市大) VLD2015-60 DC2015-56 |
本稿では,4相2線式非同期システムの高位合成におけるスケジューリング問題について議論する.高位合成の入力として与えられる... [more] |
VLD2015-60 DC2015-56 pp.147-152 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2015-12-03 13:45 |
長崎 |
長崎県勤労福祉会館 |
QDIモデルに基づく非同期式VLSIの低電圧特性の評価 ○田近龍平・黒川 敦・今井 雅(弘前大) VLD2015-67 DC2015-63 |
回路全体に一定周期をもつ同一のクロック信号を分配する必要がある同期式回路に対して, 非同期式回路で素子ごとにタイミング信... [more] |
VLD2015-67 DC2015-63 pp.189-194 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2015-12-03 14:10 |
長崎 |
長崎県勤労福祉会館 |
非同期式回路を用いたピーク電流抑制型バンドパスフィルタの実装と評価 ○石川達也・黒川 敦・今井 雅(弘前大) VLD2015-68 DC2015-64 |
同期式回路では,タイミング信号であるクロックが動作することにより一定周期でピーク電流が流れる.このピーク電流が原因となり... [more] |
VLD2015-68 DC2015-64 pp.195-200 |
DC |
2015-06-16 15:35 |
東京 |
機械振興会館 地下3階2号室 |
ラッチを用いた非同期式パイプライン回路の機能テストに関する一検討 豊嶋太樹・寺山恭平・黒川 敦・○今井 雅(弘前大) DC2015-19 |
初期化フェーズによるオーバーヘッドがない 2Phaseハンドシェイクプロトコルに基づく非同期式回路として、記憶素子に D... [more] |
DC2015-19 pp.19-24 |
SDM, EID (共催) |
2014-12-12 14:00 |
京都 |
京都大学 |
Poly-Si TFTを用いた同期回路と非同期回路の特性評価 ○永瀬洋介(龍谷大)・松田時宜・木村 睦(阪大)・松本健俊・小林 光(龍谷大) EID2014-25 SDM2014-120 |
我々はPoly-Si TFTを用いて2入力,3入力のNAND回路を作製し,動作検証を行った.3入力は2入力と比較して出力... [more] |
EID2014-25 SDM2014-120 pp.61-65 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2014-11-26 10:45 |
大分 |
ビーコンプラザ(別府国際コンベンションセンター) |
タイミング制約を含んだ回路記述方式とその意味論 ○西村俊二・尼崎太樹・末吉敏則(熊本大) VLD2014-82 DC2014-36 |
数学的な理論に基づく厳密な検証が可能となることから,各種の形式検証手法が広がりつつあるが,その検証対象は同期回路に限られ... [more] |
VLD2014-82 DC2014-36 pp.81-86 |
VLD, DC, IPSJ-SLDM (連催) ICD, CPM (共催) CPSY, RECONF (併催) [詳細] |
2014-11-28 14:45 |
大分 |
ビーコンプラザ(別府国際コンベンションセンター) |
演算の移動度を利用した束データ方式による非同期式回路の電力最適化手法の検討 ○保坂隼也・齋藤 寛(会津大) VLD2014-104 DC2014-58 |
本稿では,演算の移動度を用いて束データ方式による非同期式回路の動的電力最適化手法を検討する.非同期式回路は,レイテンシ制... [more] |
VLD2014-104 DC2014-58 pp.215-220 |