お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
研究会 開催スケジュール
技報閲覧サービス
[ログイン]
技報アーカイブ
    [Japanese] / [English] 
研究会名/開催地/テーマ  )→
 
講演検索  検索語:  /  範囲:題目 著者 所属 抄録 キーワード )→

すべての研究会開催スケジュール  (検索条件: すべての年度)

講演検索結果
 登録講演(開催プログラムが公開されているもの)  (日付・降順)
 39件中 1~20件目  /  [次ページ]  
研究会 発表日時 開催地 タイトル・著者 抄録 資料番号
RECONF, VLD
(連催)
IPSJ-SLDM
(連催) [詳細]
2023-01-23
10:30
神奈川 慶応義塾大学 日吉キャンパス 来往舎2階大会議室
(ハイブリッド開催,主:現地開催,副:オンライン開催)
高位合成ツールCyberworkbenchを用いたマルチFPGA設計環境
鈴木裕章慶大)・高橋 渡NEC)・若林一敏東大)・天野英晴慶大VLD2022-56 RECONF2022-79
複数の FPGA ボードを直接高速シリアルリンクで接続したマルチ FPGA システムはMEC(Multi-edgeacc... [more] VLD2022-56 RECONF2022-79
pp.1-6
IPSJ-SLDM, IPSJ-ARC
(共催)
RECONF, VLD, CPSY
(共催)
(連催) [詳細]
2019-01-31
15:05
神奈川 慶応義塾大学 日吉キャンパス 来往舎 FPGA上での部分再構成を使用したストリーム向けクロスバの実装と検証
川俣裕一木田智大柴田裕一郎長崎大)・佐野健太郎理研VLD2018-90 CPSY2018-100 RECONF2018-64
本論文では, 複数の FPGA を用いるマルチ FPGA クラスタ計算システムにおいて, 部分再構成を用いたネットワーク... [more] VLD2018-90 CPSY2018-100 RECONF2018-64
pp.113-118
RECONF 2017-09-25
13:55
東京 (株)ドワンゴ COTSベース通信キャリア装置のHW/SW協調設計におけるFPGA動的部分再構成技術の適用性検討
保米本 徹石井久治松田俊哉片山 勝松村和之NTTRECONF2017-25
通信キャリア特有のネットワーク機能をOpenCL C言語などを用いてFPGAアクセラレータボード上にプログラミングして用... [more] RECONF2017-25
pp.19-24
RECONF 2016-09-06
10:30
富山 富山大学 汎用FPGAボードによるPC-FPGA複合クラスタシステムの構想
高野恵輔上嶋 明尾崎 亮小畑正貴岡山理科大RECONF2016-33
PC クラスタによる並列処理及び FPGA によるハードウェアアクセラレーションは高性能計算システムの重要な技術であり,... [more] RECONF2016-33
pp.39-44
RECONF 2015-09-18
14:30
愛媛 愛媛大学 CFDパラメトリックサーベイ用ZYNQクラスタ
杉本 成天野英晴慶大RECONF2015-39
Fast Aerodynamics Routines(FaSTAR) はJAXA の開発したComputational ... [more] RECONF2015-39
pp.39-44
RECONF 2013-09-19
14:50
石川 北陸先端科学技術大学院大学 動的部分再構成による連想メモリ内エントリの定数化の検討
請園智玲荒木光一北陸先端大RECONF2013-36
一般的に連想探索を行うメモリはエントリ数の増加に比例してハードウェアサイズが大きくなり,参照遅延も同様に長くなる.そのた... [more] RECONF2013-36
pp.97-102
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-28
10:30
福岡 九州大学百年講堂 大規模グラフの最大クリーク問題に対する部分再構成可能FPGAを用いたハードウェア解法
三浦智香子永山 忍若林真一稲木雅人広島市大RECONF2012-53
本稿では,大規模グラフに対する最大クリークを求めるハードウェア解法を提案し,提案解法を部分再構成可能FPGA上に実装した... [more] RECONF2012-53
pp.33-38
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2012-11-28
14:30
福岡 九州大学百年講堂 動的部分再構成による故障回避に関する一考察
郡浦宏明阪大)・今川隆司京大)・密山幸男高知工科大)・橋本昌宜尾上孝雄阪大RECONF2012-59
再構成可能デバイスの劣化故障に起因する恒久的エラーを回避する手法として,動的再構成機能を利用した部分配置配線による故障回... [more] RECONF2012-59
pp.71-76
RECONF 2012-09-18
16:30
滋賀 立命館大学 びわこくさつキャンパス エポック立命21 FPGAにおける細粒度動的部分再構成機構の検討
上田晋寛河本尚輝土肥慶亮柴田裕一郎小栗 清長崎大RECONF2012-34
SRAM型Field Programmable Gate Array (FPGA)は,コンフィギュレーション用SRAMの... [more] RECONF2012-34
pp.61-66
RECONF 2012-09-19
09:00
滋賀 立命館大学 びわこくさつキャンパス エポック立命21 動画像形状検出処理における動的部分再構成による省電力効果の検討
河本尚輝上田晋寛土肥慶亮柴田裕一郎小栗 清長崎大RECONF2012-36
FPGAには動的部分再構成(Dynamic Partial Reconfiguration)の機能を持つものがある。この... [more] RECONF2012-36
pp.73-78
RECONF 2012-09-19
15:05
滋賀 立命館大学 びわこくさつキャンパス エポック立命21 FPGAシステムのソフトエラー耐性評価におけるブートストラップ法による高速化
高野光平一ノ宮佳裕尼崎太樹久我守弘飯田全広末吉敏則熊本大RECONF2012-45
SRAM型FPGA (Field Programmable Gate Array) は高い柔軟性を持つ反面,ソフトエラー... [more] RECONF2012-45
pp.125-130
DC, CPSY
(併催)
2012-08-03
09:30
鳥取 とりぎん文化会館 リコンフィギャラブルシステム向けスケジューリングシミュレータの開発
宇田貴重久我守弘尼崎太樹飯田全広末吉敏則熊本大CPSY2012-19
リコンフィギャラブルコンピューティングシステム(RC システム)はアプリケーションを高速に処理するために利用されている.... [more] CPSY2012-19
pp.61-66
RECONF 2012-05-29
15:10
沖縄 沖縄県男女共同参画センター 単一FPGA内における三重冗長モジュールの動的再配置によるハードエラー回避手法
田中宏樹一ノ宮佳裕宇佐川貞幹尼崎太樹飯田全広久我守弘末吉敏則熊本大RECONF2012-11
FPGAはハードエラー箇所を避けて再構成することでハードエラーから復旧することができる.特に部分再構成を用いることで動的... [more] RECONF2012-11
pp.61-66
CPSY, DC
(共催)
IPSJ-SLDM, IPSJ-EMB
(併催)
(連催) [詳細]
2012-03-03
13:30
宮城 ホテル松島大観荘 システムの高信頼化に向けたSupervisor Processorの一検討
藤野 誠一ノ宮佳裕田中宏樹吉浦紗也加久我守弘尼崎太樹飯田全広末吉敏則熊本大CPSY2011-92 DC2011-96
情報処理量の増加に伴い,車載機器など高信頼性を要求されるシステムにおいてもマルチコアプロセッサ
の需要が高まっている.... [more]
CPSY2011-92 DC2011-96
pp.199-204
VLD, CPSY, RECONF
(共催)
IPSJ-SLDM
(連催) [詳細]
2012-01-26
14:45
神奈川 慶応義塾大学 日吉キャンパス PC-FPGA複合クラスタにおける部分再構成とその応用
尾崎 亮上嶋 明小畑正貴岡山理科大VLD2011-116 CPSY2011-79 RECONF2011-75
PCクラスタによる並列処理及びFPGAによるハードウェアアクセラレーションは高性能計算システムの重要な技術であり,多くの... [more] VLD2011-116 CPSY2011-79 RECONF2011-75
pp.147-152
VLD, DC, IPSJ-SLDM
(連催)
ICD, CPM
(共催)
CPSY, RECONF
(併催) [詳細]
2011-11-28
16:05
宮崎 ニューウェルシティ宮崎 二重冗長ソフトコアプロセッサにおけるソフトエラーの高速復旧技術
一ノ宮佳裕熊本大/学振)・藤野 誠尼崎太樹久我守弘飯田全広末吉敏則熊本大RECONF2011-42
SRAM型FPGA(Field Programmable Gate Array)は,再構成可能という特徴をもつ反面,ソフ... [more] RECONF2011-42
pp.7-12
RECONF 2011-09-27
09:50
愛知 名古屋大学(NCES) リモートからのLUT書き換えによる動的部分再構成の基礎検討
川合浩之浜松ホトニクス)・安永守利筑波大RECONF2011-34
本研究では,FPGA の動的部分再構成をリモートから実行するための基礎実装を行う.はじめに,FPGAボードをイーサネット... [more] RECONF2011-34
pp.69-74
RECONF, VLD, CPSY
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-01-18
10:20
神奈川 慶應義塾大学日吉キャンパス 動的部分再構成を利用した切替可能なAES S-box回路の評価
山田菜穂子慶大)・岩井啓輔黒川恭一防衛大)・天野英晴慶大VLD2010-102 CPSY2010-57 RECONF2010-71
近年, ハードウェア化された暗号回路に対して, サイドチャネル攻撃の危険性が指摘されている. これに対
応するため, ... [more]
VLD2010-102 CPSY2010-57 RECONF2010-71
pp.127-132
RECONF, VLD, CPSY
(共催)
IPSJ-SLDM
(連催) [詳細]
2011-01-18
14:30
神奈川 慶應義塾大学日吉キャンパス マルチアクセラレータ型動的再構成プロセッサの実装
猪狩修平北道淳司奥山祐市黒田研一会津大VLD2010-108 CPSY2010-63 RECONF2010-77
近年のSystem on a Chip(SoC)において,特定の機能に特化した多種の専用ハードウェアの搭載による実装面積... [more] VLD2010-108 CPSY2010-63 RECONF2010-77
pp.163-168
RECONF 2010-09-16
11:00
静岡 静岡大学(工学部2号館) 動的部分再構成を利用したオンチップパターン認識システムの開発
川合浩之安永守利筑波大RECONF2010-18
本論文では,FPGAを用いてオンチップパターン認識ハードウェアを構築する.本システムは,Xilinxが提供するソフトCP... [more] RECONF2010-18
pp.1-6
 39件中 1~20件目  /  [次ページ]  
ダウンロード書式の初期値を指定してください NEW!!
テキスト形式 pLaTeX形式 CSV形式 BibTeX形式
著作権について : 以上の論文すべての著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会