講演抄録/キーワード |
講演名 |
2007-02-01 16:00
決定グラフによる論理表現とナノワイヤネットワークトポロジの融合による新しい論理回路実装手法の検討 ○葛西誠也・中村達也・白鳥悠太(北大) エレソ技報アーカイブへのリンク:ED2006-245 SDM2006-233 |
抄録 |
(和) |
多様な材料により形成されるナノワイヤネットワークに論理情報処理機能を付与する手法について検討する.決定グラフに基づく表現により論理関数を可視化し,これとナノワイヤネットワークとの間トポロジの共通性に着目し,論理関数をナノワイヤネットワーク上に直接実装する.ネットワークの伝導をゲート制御することにより論理演算が可能な回路が実現される.GaAs系エッチングナノワイヤを微細ショットキーゲートで制御するハードウェア化手法によりデモンストレーションを行う. |
(英) |
This report presents study on a novel scheme to implement logic information processing function on nanowire network structures that can be produced with various materials. Decision diagram (DD) technique make it possible to visualize logic functions by directed graphs. By combination of the logic graph and nanowire-network structures thorough their topologies, the logic function can be implemented on the nanowire network directly. Its logic operation is realized by gate control of transport of information messengers in the nanowire. We demonstrate this approach by the hardware implementation of circuits, where GaAs-based etched nanowire networks are controlled by nanometer-scale Schottky wrap gates |
キーワード |
(和) |
論理回路 / ナノデバイス / ナノワイヤネットワーク / 決定グラフ / ショットキーラップゲート(WPG) / / / |
(英) |
Logic circuit / nanodevice / decision diagram (DD) / Schottky wrap gate (WPG) / nanowire network / / / |
文献情報 |
信学技報, vol. 106, no. 520, ED2006-245, pp. 29-34, 2007年2月. |
資料番号 |
ED2006-245 |
発行日 |
2007-01-25 (ED, SDM) |
ISSN |
Print edition: ISSN 0913-5685 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
エレソ技報アーカイブへのリンク:ED2006-245 SDM2006-233 |
研究会情報 |
研究会 |
SDM ED |
開催期間 |
2007-02-01 - 2007-02-02 |
開催地(和) |
北海道大学 百年記念会館 |
開催地(英) |
|
テーマ(和) |
量子効果デバイス及び関連技術 |
テーマ(英) |
|
講演論文情報の詳細 |
申込み研究会 |
ED |
会議コード |
2007-02-ED-SDM |
本文の言語 |
日本語 |
タイトル(和) |
決定グラフによる論理表現とナノワイヤネットワークトポロジの融合による新しい論理回路実装手法の検討 |
サブタイトル(和) |
|
タイトル(英) |
Investigation of A Novel Logic Circuit Implementation Scheme Utilizing Topological Correlation between Logic Graph by Decision Diagram and Nanowire Network Structures |
サブタイトル(英) |
|
キーワード(1)(和/英) |
論理回路 / Logic circuit |
キーワード(2)(和/英) |
ナノデバイス / nanodevice |
キーワード(3)(和/英) |
ナノワイヤネットワーク / decision diagram (DD) |
キーワード(4)(和/英) |
決定グラフ / Schottky wrap gate (WPG) |
キーワード(5)(和/英) |
ショットキーラップゲート(WPG) / nanowire network |
キーワード(6)(和/英) |
/ |
キーワード(7)(和/英) |
/ |
キーワード(8)(和/英) |
/ |
第1著者 氏名(和/英/ヨミ) |
葛西 誠也 / Seiya Kasai / カサイ サイヤ |
第1著者 所属(和/英) |
北海道大学 (略称: 北大)
Hokkaido University (略称: Hokkaido Univ.) |
第2著者 氏名(和/英/ヨミ) |
中村 達也 / Tatsuya Nakamura / ナカムラ タツヤ |
第2著者 所属(和/英) |
北海道大学 (略称: 北大)
Hokkaido University (略称: Hokkaido Univ.) |
第3著者 氏名(和/英/ヨミ) |
白鳥 悠太 / Yuta Shiratori / シラトリ ユウタ |
第3著者 所属(和/英) |
北海道大学 (略称: 北大)
Hokkaido University (略称: Hokkaido Univ.) |
第4著者 氏名(和/英/ヨミ) |
/ / |
第4著者 所属(和/英) |
(略称: )
(略称: ) |
第5著者 氏名(和/英/ヨミ) |
/ / |
第5著者 所属(和/英) |
(略称: )
(略称: ) |
第6著者 氏名(和/英/ヨミ) |
/ / |
第6著者 所属(和/英) |
(略称: )
(略称: ) |
第7著者 氏名(和/英/ヨミ) |
/ / |
第7著者 所属(和/英) |
(略称: )
(略称: ) |
第8著者 氏名(和/英/ヨミ) |
/ / |
第8著者 所属(和/英) |
(略称: )
(略称: ) |
第9著者 氏名(和/英/ヨミ) |
/ / |
第9著者 所属(和/英) |
(略称: )
(略称: ) |
第10著者 氏名(和/英/ヨミ) |
/ / |
第10著者 所属(和/英) |
(略称: )
(略称: ) |
第11著者 氏名(和/英/ヨミ) |
/ / |
第11著者 所属(和/英) |
(略称: )
(略称: ) |
第12著者 氏名(和/英/ヨミ) |
/ / |
第12著者 所属(和/英) |
(略称: )
(略称: ) |
第13著者 氏名(和/英/ヨミ) |
/ / |
第13著者 所属(和/英) |
(略称: )
(略称: ) |
第14著者 氏名(和/英/ヨミ) |
/ / |
第14著者 所属(和/英) |
(略称: )
(略称: ) |
第15著者 氏名(和/英/ヨミ) |
/ / |
第15著者 所属(和/英) |
(略称: )
(略称: ) |
第16著者 氏名(和/英/ヨミ) |
/ / |
第16著者 所属(和/英) |
(略称: )
(略称: ) |
第17著者 氏名(和/英/ヨミ) |
/ / |
第17著者 所属(和/英) |
(略称: )
(略称: ) |
第18著者 氏名(和/英/ヨミ) |
/ / |
第18著者 所属(和/英) |
(略称: )
(略称: ) |
第19著者 氏名(和/英/ヨミ) |
/ / |
第19著者 所属(和/英) |
(略称: )
(略称: ) |
第20著者 氏名(和/英/ヨミ) |
/ / |
第20著者 所属(和/英) |
(略称: )
(略称: ) |
講演者 |
第1著者 |
発表日時 |
2007-02-01 16:00:00 |
発表時間 |
20分 |
申込先研究会 |
ED |
資料番号 |
ED2006-245, SDM2006-233 |
巻番号(vol) |
vol.106 |
号番号(no) |
no.520(ED), no.521(SDM) |
ページ範囲 |
pp.29-34 |
ページ数 |
6 |
発行日 |
2007-01-25 (ED, SDM) |