お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2008-03-27 09:50
組込み向けマルチコアプロセッサMPCoreを用いた応答性/機能性両立環境評価 ~ 制御処理と情報処理の融合にむけて ~
阿部 剛酒井淳嗣NECDC2007-87 CPSY2007-83
抄録 (和) 次世代組込みシステムにおいては、従来求められてきた機器制御処理に加え、その機器から得られた情報にRMS(認識/抽出/合成)といった知的処理を施し人もしくは機器にフィードバックする情報処理能力が求められる。一方、それら増加する処理を支えるべきプロセッサに於いては、微細化に伴う消費電力問題から周波数向上が止まりマルチコアプロセッサ環境へ移行しつつある。この背景を鑑み、本論文では、マルチコアプロセッサ環境上に機器制御処理と情報処理を両立させる環境を複数提案し、その割込み応答性能を評価した。また、評価によりマルチコア環境では、応答性能安定化には従来以上に割込み処理に関わるメモリアクセス量が応答性能ジッタに影響を与えるため、機器制御処理OSと情報処理OSを両立させたHeteroOS環境を構築する事が適切であるということが分った。 
(英) The next generation embedded system will require not only the control processing but also the information processing ability like RMS(recognition/mining/synthesis). On the other hand, the frequency improvement is braked by the power consumption growth in spite of those increasing processing, and so it is shifting to the multi core processor. In this background, this paper proposed environments to coexist the control processing with infomation processing on the multi core processor environment, and evaluated the interruption performance. Moreover, this evaluation demonstrated HeteroOS environment which unites real-time OS with information processing OS is the best one, because the amount of the memory access to process interrupts influences the response performance and stabilization in the multi core environment.
キーワード (和) マルチコア / 組込みシステム / 応答性能 / / / / /  
(英) MutiCore / Embedded System / Responsibility / / / / /  
文献情報 信学技報, vol. 107, no. 559, DC2007-87, pp. 19-24, 2008年3月.
資料番号 DC2007-87 
発行日 2008-03-20 (DC, CPSY) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード DC2007-87 CPSY2007-83

研究会情報
研究会 DC CPSY IPSJ-SLDM IPSJ-EMB  
開催期間 2008-03-27 - 2008-03-28 
開催地(和) 屋久島 離島総合開発センター 
開催地(英)  
テーマ(和) 組込技術とネットワークに関するワークショップ ETNET2008(コンピュータシステム研究会、情報処理学会システムLSI設計技術研究会、情報処理学会組込みシステム研究会共催) 
テーマ(英)  
講演論文情報の詳細
申込み研究会 DC 
会議コード 2008-03-DC 
本文の言語 日本語 
タイトル(和) 組込み向けマルチコアプロセッサMPCoreを用いた応答性/機能性両立環境評価 
サブタイトル(和) 制御処理と情報処理の融合にむけて 
タイトル(英) Coexistent environment of Responsiveness and Functionality on multi-core processor, MPCore. 
サブタイトル(英) Toward harmonizing Control with Information processing 
キーワード(1)(和/英) マルチコア / MutiCore  
キーワード(2)(和/英) 組込みシステム / Embedded System  
キーワード(3)(和/英) 応答性能 / Responsibility  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 阿部 剛 / Tsuyoshi Abe / アベ ツヨシ
第1著者 所属(和/英) 日本電気株式会社 (略称: NEC)
NEC Corporation (略称: NEC)
第2著者 氏名(和/英/ヨミ) 酒井 淳嗣 / Junji Sakai / サカイ ジュンジ
第2著者 所属(和/英) 日本電気株式会社 (略称: NEC)
NEC Corporation (略称: NEC)
第3著者 氏名(和/英/ヨミ) / /
第3著者 所属(和/英) (略称: )
(略称: )
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2008-03-27 09:50:00 
発表時間 25分 
申込先研究会 DC 
資料番号 DC2007-87, CPSY2007-83 
巻番号(vol) vol.107 
号番号(no) no.559(DC), no.558(CPSY) 
ページ範囲 pp.19-24 
ページ数
発行日 2008-03-20 (DC, CPSY) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会