お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2008-05-14 11:15
強誘電体機能パスゲートを用いたマルチコンテクストフィールドプログラマブルVLSIの構成
井戸端紀彰石原翔太張山昌論亀山充隆東北大ICD2008-28 エレソ技報アーカイブへのリンク:ICD2008-28
抄録 (和) マルチコンテクストFPGA(Field Programmable Gate Array)では, コンテクストを高速に切り替える為に複数のコンテクストプレーンを事前にチップ内に記憶する必要がある.
そのため, それを記憶するメモリの容量が膨大となり, 面積, 消費電力が増大する.
この問題を解決するために, マルチコンテクストスイッチ(MC-switch)に演算と記憶を一体化することが可能な強誘電体機能パスゲートを用いる.
強誘電体機能パスゲートを用いることで, 従来のSRAMセルを用いたMC-switchに比べ, 約86\%のトランジスタ数でMC-switchを実現することが可能である.
本稿では, その試作および評価結果を報告する. 
(英) Multi-Context FPGAs have multiple memory bits per configuration bit forming configuration planes for fast switching between contexts.
Large amount of memory causes significant overhead in area and power consumption.
In order to overcome the overhead, this paper presents a ferroelectric-based functional pass-gate that merges storage and switching functions for a multi-context switch (MC-switch).
The transistor count of the proposed MC-switch is reduced to 86\% in comparison with that of a SRAM-based one.
This paper reports the implementation and its result.
キーワード (和) 動的再構成 / マルチコンテクスト / FPGA / 強誘電体キャパシタ / 機能パスゲート / / /  
(英) Dynamically Reconfigurable / Multi-Context / FPGA / Ferroelectric Capacitor / Functional Pass-Gates / / /  
文献情報 信学技報, vol. 108, no. 28, ICD2008-28, pp. 57-62, 2008年5月.
資料番号 ICD2008-28 
発行日 2008-05-06 (ICD) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード ICD2008-28 エレソ技報アーカイブへのリンク:ICD2008-28

研究会情報
研究会 ICD IPSJ-ARC  
開催期間 2008-05-13 - 2008-05-14 
開催地(和) 日立中央研究所 
開催地(英)  
テーマ(和) 集積回路とアーキテクチャの協創 ~どう繋ぐ?どう使う?マルチコア~ 
テーマ(英)  
講演論文情報の詳細
申込み研究会 ICD 
会議コード 2008-05-ICD-ARC 
本文の言語 日本語 
タイトル(和) 強誘電体機能パスゲートを用いたマルチコンテクストフィールドプログラマブルVLSIの構成 
サブタイトル(和)  
タイトル(英) Design of a Multi-Context Field-Programmable VLSI Using Ferroelectric-Based Functional Pass-Gates 
サブタイトル(英)  
キーワード(1)(和/英) 動的再構成 / Dynamically Reconfigurable  
キーワード(2)(和/英) マルチコンテクスト / Multi-Context  
キーワード(3)(和/英) FPGA / FPGA  
キーワード(4)(和/英) 強誘電体キャパシタ / Ferroelectric Capacitor  
キーワード(5)(和/英) 機能パスゲート / Functional Pass-Gates  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 井戸端 紀彰 / Noriaki Idobata / イドバタ ノリアキ
第1著者 所属(和/英) 東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.)
第2著者 氏名(和/英/ヨミ) 石原 翔太 / Shota Ishihara / イシハラ ショウタ
第2著者 所属(和/英) 東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.)
第3著者 氏名(和/英/ヨミ) 張山 昌論 / Masanori Hariyama / ハリヤマ マサノリ
第3著者 所属(和/英) 東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.)
第4著者 氏名(和/英/ヨミ) 亀山 充隆 / Michitaka Kameyama /
第4著者 所属(和/英) 東北大学 (略称: 東北大)
Tohoku University (略称: Tohoku Univ.)
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2008-05-14 11:15:00 
発表時間 30分 
申込先研究会 ICD 
資料番号 ICD2008-28 
巻番号(vol) vol.108 
号番号(no) no.28 
ページ範囲 pp.57-62 
ページ数
発行日 2008-05-06 (ICD) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会