講演抄録/キーワード |
講演名 |
2008-09-26 13:20
書き換え可能ハードウェアを用いた耐故障性能向上手法の研究 金丸敦礼・川合浩之・○山口佳樹・安永守利(筑波大) RECONF2008-36 |
抄録 |
(和) |
近年,書き換え可能ハードウェアである FPGA (Field Programmable Gate Array) の部分回路再構成機能が拡充されたことで,この機能を応用した様々な技術(画像処理,暗号処理,低消費電力など)が提案されている.しかし,回路構造および配置を事前に決定できかつ設計された回路が高い規則性を持つ上記のような場合とは異なり,耐故障性能向上を目的とした場合は故障個所の特定を事前に行えない.このため,従来の部分回路再構成を適用した提案手法とは異なり,任意の位置にある多種多様な故障部位を動的かつ適切な場所に再配置する高い柔軟性が要求される.そこで著者らは,以上を実現する一手法として FPGA を利用した タイルフォールトトレラント手法(TFT: Tile-based Fault Tolerant approach)を提案している.本稿では TFT を Xilinx の Virtex5 シリーズおよび Virtex II シリーズの FPGA を用いて実装し,本手法における有効性と改善点について議論する. |
(英) |
This paper deals with a dependable computing system using a reconfigurable device. The work carried out for this purpose of this study involved the proposition of an fault-tolerant approach which covers general purpose LSI such as microprocessors. TFT, which is short for Tile-based Fault Tolerant approach, has the intermediate layer which makes the connection between physical circuit layout and logical circuit layout for use in partial and dynamic reconfiguration. The partial reconfiguration is effectively utilized for online replacement of failed circuits. An advantage of TFT is that there is no conflict with other fault-tolerant approaches, and therefore TFT is freely available in the construction of dependable systems. Experimental result demonstrates the SuperH RISC processor implementation and the effectiveness of our approach. |
キーワード |
(和) |
FPGA / 部分回路再構成 / 耐故障 / ハードエラー / 故障回復 / / / |
(英) |
FPGA / Dependable computing / Partial Reconfiguration / Fault tolerance / / / / |
文献情報 |
信学技報, vol. 108, no. 220, RECONF2008-36, pp. 81-86, 2008年9月. |
資料番号 |
RECONF2008-36 |
発行日 |
2008-09-18 (RECONF) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
RECONF2008-36 |