講演抄録/キーワード |
講演名 |
2008-12-05 11:20
FPGAを用いた動画像符号化システム ○黒木良介・華井健太郎・小瀧 浩・佐藤一輝・佐藤季花・工藤健慈(東京農工大)・松下宗一郎(東京工科大)・渡辺雅史(東京システム技研)・田向 権・関根優年(東京農工大) |
抄録 |
(和) |
近年のH.264/AVCに代表されるような動画像圧縮法の進歩により,動画像の圧縮率は高まっている.しかしながら,その演算コストは非常に大きく,現行のCPUではリアルタイム処理は困難である.そこで,我々は,hw/sw複合体を用いた画像伝送システムを提案し,リアルタイム圧縮・伸張処理を目指す.hw/sw複合体とは,ハードウェアとソフトウェアの利点を活かしあうための考え方で,FPGA上の符号化,逆符号化回路の簡便な利用を可能にする.
提案システムには,符号化回路と逆符号化回路がhw/sw複合体として実装されている.FPGA上の回路に符号化,逆符号化を行わせることで,演算負荷を分散する.本稿では,FPGAを利用することで提案システムの構築が可能であること,ならびに,その有効性を実証する.
また,処理フロー上ボトルネックとなる動き補償画像生成処理において,離散ウェーブレット変換を用いた多重解像度テンプレートマッチングを行い,動きベクトル探索の際の計算量の削減を図っている.本稿では,この手法について詳しく述べる. |
(英) |
By progress of video compression methods as typified by H.264/AVC, the Video compressibility rises.
However, real-time processing with existing CPU is difficult because the computational cost is very expensive.
Therefore, we propose a Video transfer system using hw/sw complex, and aim to real-time compression and extension.
hw/sw complex is the way combines hardware with software, and enable to use easily encoding and decodung circuit on FPGA.
The system implements encoding and decoding circuit as hw/sw complex.
Encoding and decoding is processed by circuit on FPGA and it enable to share load.
The paper intend to demonstrate that it is possible to construct the proposed system by using FPGA and effectivity with implemented system.
In addition, in generation of motion-conpensating prediction picture which is a bottleneck on processing flow chart,
we propose a method that reduce the computational cost of searching motion vector by multiresolution template matching
with discrete wavelet transform. In this paper, we expain this method in detail. |
キーワード |
(和) |
FPGA / 動画像 / テンプレートマッチング / / / / / |
(英) |
FPGA / Video Data / Template Matching / / / / / |
文献情報 |
信学技報, vol. 108, no. 334, SIS2008-60, pp. 103-108, 2008年12月. |
資料番号 |
SIS2008-60 |
発行日 |
2008-11-27 (SIS) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
PDFダウンロード |
|