講演抄録/キーワード |
講演名 |
2010-03-10 13:30
小型LCD駆動回路用タイミングパルス生成回路の自動レイアウトシステム ○浅川升平・榊原雄一・築山修治(中大)・白川 功(兵庫県立大)・西 修司・竹田忠司・永井知幸・久保田 靖(シャープ) VLD2009-99 |
抄録 |
(和) |
小型液晶ディスプレイ(LCD)の駆動回路はSystem on Glass(SoG)技術を用いて液晶ガラス基盤上に形成されるが,その際,各画素の駆動回路を制御するためのトリガー信号を出力するタイミングパルス生成回路は,通常,画素を直接駆動する回路がレイアウトされた後の残りの制約された領域内にレイアウトされる.そのため,これを自動化し,設計の効率化を図ることができれば,設計コストを削減できる.本文では,このようなタイミングパルス生成回路の自動レイアウトシステムについて報告する.このシステムは,SoG技術に適用可能な既存の自動配置配線ツールを用いて構成されており,人手設計と同等のレイアウトを,約2時間で生成できる. |
(英) |
The driver circuit for a small LCD is implemented on the same glass substrate as LCD, which is called System on Glass. The timing pulse generator of the driver circuit, which generates trigger signals for drivers of each pixel, is usually laid out in a restricted remaining area after the layout of other driver subcircuits. Therefore, if such a timing pulse generator is laid out automatically, then the layout design becomes efficient and the design cost is reduced. This paper describes an automatic layout system for the timing pulse generator. The system is constructed by using existing automatic placement and routing tools which can be applied to System on Glass technology, and can generate an equivalent layout to a handmade design around 2 hours. |
キーワード |
(和) |
自動レイアウトシステム / タイミング生成回路 / 小型LCD駆動回路 / System on Glass技術 / / / / |
(英) |
automatic layout system / timing pulse generator / small LCD driver circuit / System on Glass technology / / / / |
文献情報 |
信学技報, vol. 109, no. 462, VLD2009-99, pp. 1-6, 2010年3月. |
資料番号 |
VLD2009-99 |
発行日 |
2010-03-03 (VLD) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2009-99 |