お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2010-03-12 14:35
Design and Implementation of an AMBA AHB Compliant Bus Architecture on FPGA
Xuan-Tu TranHai-Phong PhanVan-Huan TranQuang-Vinh TranNgoc-Binh NguyenVietnam National Univ.VLD2009-127
抄録 (和) To meet the increasing demands of recent applications, systems-on-chips (SoCs) are more and more complex and one system can be composed of many computing resources. The communication solution between these resources becomes one of big challenges in the design of SoCs. In this paper, we present the design and implementation of an AMBA Advanced High-performance Bus based bus architecture for a SoC platform on a Xilinx Virtex-4 XC4VLX40 FPGA. This architecture includes bus master and bus slave wrappers in order to ease the integration of intellectual property cores in systems. Simulation and implementation results are also reported and analyzed to prove the performance of the designed architecture. 
(英) To meet the increasing demands of recent applications, systems-on-chips (SoCs) are more and more complex and one system can be composed of many computing resources. The communication solution between these resources becomes one of big challenges in the design of SoCs. In this paper, we present the design and implementation of an AMBA Advanced High-performance Bus based bus architecture for a SoC platform on a Xilinx Virtex-4 XC4VLX40 FPGA. This architecture includes bus master and bus slave wrappers in order to ease the integration of intellectual property cores in systems. Simulation and implementation results are also reported and analyzed to prove the performance of the designed architecture.
キーワード (和) On-chip communication / ABMA AHB / SoC / high-performance bus / bus protocol / wrapper / /  
(英) On-chip communication / ABMA AHB / SoC / high-performance bus / bus protocol / wrapper / /  
文献情報 信学技報, vol. 109, no. 462, VLD2009-127, pp. 169-174, 2010年3月.
資料番号 VLD2009-127 
発行日 2010-03-03 (VLD) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2009-127

研究会情報
研究会 VLD  
開催期間 2010-03-10 - 2010-03-12 
開催地(和) 沖縄県男女共同参画センター 
開催地(英)  
テーマ(和) システムオンシリコンを支える設計技術 
テーマ(英) Design Technology for System-on-Silicon 
講演論文情報の詳細
申込み研究会 VLD 
会議コード 2010-03-VLD 
本文の言語 英語 
タイトル(和)  
サブタイトル(和)  
タイトル(英) Design and Implementation of an AMBA AHB Compliant Bus Architecture on FPGA 
サブタイトル(英)  
キーワード(1)(和/英) On-chip communication / On-chip communication  
キーワード(2)(和/英) ABMA AHB / ABMA AHB  
キーワード(3)(和/英) SoC / SoC  
キーワード(4)(和/英) high-performance bus / high-performance bus  
キーワード(5)(和/英) bus protocol / bus protocol  
キーワード(6)(和/英) wrapper / wrapper  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) Xuan-Tu Tran / Xuan-Tu Tran /
第1著者 所属(和/英) Vietnam National University (略称: Vietnam National Univ.)
Vietnam National University (略称: Vietnam National Univ.)
第2著者 氏名(和/英/ヨミ) Hai-Phong Phan / Hai-Phong Phan /
第2著者 所属(和/英) Vietnam National University (略称: Vietnam National Univ.)
Vietnam National University (略称: Vietnam National Univ.)
第3著者 氏名(和/英/ヨミ) Van-Huan Tran / Van-Huan Tran /
第3著者 所属(和/英) Vietnam National University (略称: Vietnam National Univ.)
Vietnam National University (略称: Vietnam National Univ.)
第4著者 氏名(和/英/ヨミ) Quang-Vinh Tran / Quang-Vinh Tran /
第4著者 所属(和/英) Vietnam National University (略称: Vietnam National Univ.)
Vietnam National University (略称: Vietnam National Univ.)
第5著者 氏名(和/英/ヨミ) Ngoc-Binh Nguyen / Ngoc-Binh Nguyen /
第5著者 所属(和/英) Vietnam National University (略称: Vietnam National Univ.)
Vietnam National University (略称: Vietnam National Univ.)
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2010-03-12 14:35:00 
発表時間 25分 
申込先研究会 VLD 
資料番号 VLD2009-127 
巻番号(vol) vol.109 
号番号(no) no.462 
ページ範囲 pp.169-174 
ページ数
発行日 2010-03-03 (VLD) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会