お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2010-07-23 10:05
CMOSインバータ構成差動増幅器の同相帰還回路の検討
宇野正幸リニアセル・デザインICD2010-32 エレソ技報アーカイブへのリンク:ICD2010-32
抄録 (和) CMOS増幅器の高速・低消費電力化にはプシュプル型CMOSインバータが有効であるが、CMRRやPSRRが低いという課題がある。そこで疑似差動構成においてnMOSおよびpMOSそれぞれの共通ソースに3極管領域動作のトランジスタペアを設けた同相帰還回路を付加することでCMRR、PSRRが改善されることをSPICEシミュレーションにより確認した。この同相帰還回路を有するCMOSインバータ型差動増幅器を比較器に適用すると、チャージ・インジェクションによる同相出力変動の抑制に効果的である。 
(英) Push-pull CMOS inverter is effective for high-speed, low-power operations, but it has poor CMRR and PSRR characteristics. Common-mode feedback circuits with transistor-pairs operating triode-region is implemented in the push-pull CMOS pseude-differential amplifier. SPICE simulations indicate improvement of CMRR and PSRR. A single common-mode feedback circuit in the push-pull CMOS differential amplifier is also effective. It suppresses the common-mode offset voltage caused by charge injection of switch transistors in the comparator using push-pull CMOS differential amplifiers.
キーワード (和) CMOSインバータ / AB級増幅器 / 同相帰還回路 / 電源電圧除去率 / / / /  
(英) CMOS inverter / Class-AB amplifier / Common-mode feedback circuit / CMRR / PSRR / / /  
文献情報 信学技報, vol. 110, no. 140, ICD2010-32, pp. 67-72, 2010年7月.
資料番号 ICD2010-32 
発行日 2010-07-15 (ICD) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード ICD2010-32 エレソ技報アーカイブへのリンク:ICD2010-32

研究会情報
研究会 ICD ITE-IST  
開催期間 2010-07-22 - 2010-07-23 
開催地(和) 常翔学園大阪センター 
開催地(英) Josho Gakuen Osaka Center 
テーマ(和) アナログ、アナデジ混載、RF及びセンサインタフェース回路 
テーマ(英) Analog, Mixed analog and digital, RF, and sensor interface circuitry 
講演論文情報の詳細
申込み研究会 ICD 
会議コード 2010-07-ICD-IST 
本文の言語 日本語 
タイトル(和) CMOSインバータ構成差動増幅器の同相帰還回路の検討 
サブタイトル(和)  
タイトル(英) Considerations of a Common-mode Feedback Circuit in the CMOS Inverter-based Differential Amplifier. 
サブタイトル(英)  
キーワード(1)(和/英) CMOSインバータ / CMOS inverter  
キーワード(2)(和/英) AB級増幅器 / Class-AB amplifier  
キーワード(3)(和/英) 同相帰還回路 / Common-mode feedback circuit  
キーワード(4)(和/英) 電源電圧除去率 / CMRR  
キーワード(5)(和/英) / PSRR  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 宇野 正幸 / Masayuki Uno / ウノ マサユキ
第1著者 所属(和/英) 有限会社リニアセル・デザイン (略称: リニアセル・デザイン)
Linear Cell Design Corp. (略称: Linear Cell Design)
第2著者 氏名(和/英/ヨミ) / /
第2著者 所属(和/英) (略称: )
(略称: )
第3著者 氏名(和/英/ヨミ) / /
第3著者 所属(和/英) (略称: )
(略称: )
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2010-07-23 10:05:00 
発表時間 25分 
申込先研究会 ICD 
資料番号 ICD2010-32 
巻番号(vol) vol.110 
号番号(no) no.140 
ページ範囲 pp.67-72 
ページ数
発行日 2010-07-15 (ICD) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会