講演抄録/キーワード |
講演名 |
2011-04-12 15:45
過渡故障耐性を持つOut-of-Orderスーパスカラ・プロセッサ ○有馬 慧・岡田崇志(東大)・塩谷亮太(東大/学振)・五島正裕・坂井修一(東大) CPSY2011-5 DC2011-5 |
抄録 |
(和) |
半導体プロセスが微細化するにつれて,ばらつきの問題が深刻化してきている.今後の半導体産業の発展には,ばらつきを吸収する回路技術が不可欠である.プロセッサを対象としたばらつき対策の1つに,タイミング・フォールト(TF)を動的に検出し,回復することのできるプロセッサを用いる手法が提案されている.本研究では,パイプライン初期化によるTF からの回復手法と,コミット・パイプラインという新たな概念に基づくコミット方式を提案し,TF 耐性を持つOut-of-Order スーパスカラ・プロセッサを実現する. |
(英) |
Recently, LSI is shrinking and random-variability problem is increasing. For further growth of semiconductor industry, circuit techniques which relax restrictions from variability is required. One of existing techniques for processors is using timing-fault(TF) tolerancy. In this reserch, we propose a TF correction method using Pipeline Initialization and a commit scheme based on our new concept which is named Commit Pipeline. This proposal realizes TF tolerant out-of-order superscalar processors. |
キーワード |
(和) |
ばらつき / タイミング・フォールト / コミット / リオーダ・バッファ / ロード/ストアキュー / / / |
(英) |
variability / timing fault / commit / reorder buffer / load/store queue / / / |
文献情報 |
信学技報, vol. 111, no. 1, CPSY2011-5, pp. 23-28, 2011年4月. |
資料番号 |
CPSY2011-5 |
発行日 |
2011-04-05 (CPSY, DC) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
CPSY2011-5 DC2011-5 |