講演抄録/キーワード |
講演名 |
2011-10-20 17:15
汎用CMOS論理デバイスを用いた位相比較器によるピコ秒台分解能の時間計測の提案と試作結果 ○鈴木昭司,吉澤信幸(日本工大) OFT2011-40 |
抄録 |
(和) |
教育現場で手軽にピコ秒台の伝搬時間測定が行えるよう、経済的かつ実用的な測定回路について検討した.容易に入手できる汎用CMOS論理デバイスを用いた位相比較器を試作したところ、ピコ秒以下の分解能が得られた.この位相比較器には調整箇所が存在しないので、再現性に優れている.本稿では、実装を含めた設計の留意点と、容易に入手できる機材を用いた性能確認方法とその結果を報告する. |
(英) |
This paper proposes an economical and practical phase detector with sub-picosecond resolution for use in educational fields. In order to attain superior reproducibility, the phase detector is designed to use commodity CMOS logic devices, and to eliminate adjustable parts in hardware. The design notes including Jisso area, and procedures and results of the performance verifications without use of special equipments are reported. |
キーワード |
(和) |
位相比較器 / 伝搬時間測定 / CMOS論理デバイス / 試作 / ピコ秒分解能 / / / |
(英) |
Phase Detector / Propagation Time Measurement / CMOS Logic Device / Prototype / Picosecond Resolution / / / |
文献情報 |
信学技報, vol. 111, no. 246, OFT2011-40, pp. 47-52, 2011年10月. |
資料番号 |
OFT2011-40 |
発行日 |
2011-10-13 (OFT) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
OFT2011-40 |