講演抄録/キーワード |
講演名 |
2011-11-28 16:05
二重冗長ソフトコアプロセッサにおけるソフトエラーの高速復旧技術 ○一ノ宮佳裕(熊本大/学振)・藤野 誠・尼崎太樹・久我守弘・飯田全広・末吉敏則(熊本大) RECONF2011-42 |
抄録 |
(和) |
SRAM型FPGA(Field Programmable Gate Array)は,再構成可能という特徴をもつ反面,ソフトエラーの影響により誤動作を引き起こすおそれがある.故障検出手法の一つであるDWC(Duplication with Comparison)では,二重化したモジュールの出力比較によりソフトエラーの検出を行う.そのため,どちらのモジュールでソフトエラーによる故障が発生したか特定できず,全体再構成による復旧が必要とされる.本論文では復旧時間の短縮を目的として,リードバックと部分再構成を用いた二重冗長ソフトコアプロセッサの復旧手法を提案している.Xilinx社製XC6VLX240Tへの実装を行った結果,単純なDWCシステムと比較して14\%の回路規模が増加したが,復旧時間を約75\%短縮した. |
(英) |
This paper presents a technique for ensuring the reliability of the softcore processor which implemented with SRAM-based Field Programmable Gate Arrays (FPGAs). Although FPGA is susceptible to soft-error, FPGA can clear these errors due to its reconfigurability. We present, in this paper, the faster fault recovery technique for the duplicated softcore processor. The conventional duplicated circuit cannot identify the faluty circuit which was attacked by SEU. Our technique identifies the faulty processor by partial readback, and repair it by frame-based reconfiguration. As a result of our work, we reduce about 75 \% of the recovery time from the recovery technique using full reconfiguration. |
キーワード |
(和) |
二重冗長化 / リードバック / 部分再構成 / ソフトエラー / / / / |
(英) |
DWC / Readback / Partial Reconfiguration / Soft-error / / / / |
文献情報 |
信学技報, vol. 111, no. 323, RECONF2011-42, pp. 7-12, 2011年11月. |
資料番号 |
RECONF2011-42 |
発行日 |
2011-11-21 (RECONF) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
RECONF2011-42 |