お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2012-11-26 11:20
Partially-Programmable Circuits with CAMs
Atsushi MatsuoShigeru YamashitaRitsumeikan Univ.)・Hiroaki YoshidaFujitsu Laboratories of AmerikaVLD2012-64 DC2012-30
抄録 (和) 本論文では回路製造後のECOを実現することが可能な新しいフレームワークを提案する.提案フレームワークでは,本来はLSIsの歩留まりを向上するために提案された{\it Partially-Programmable Circuits (PPCs)} にContent-Addressable Memories (CAMs) を付加した新しい回路モデルを用いる.PPCにCAMを付加した回路モデルでECOを実現するため、本論文では新しい概念である{\it Desired Functionality Conditions (DFCs)} を提案する.DFCsとは、LUTを含む回路の論理関数の自由度を表現するSPFDsをより拡張したものである.また本論文ではDFCsの自明でない計算方法についても言及する.我々のフレームワークを用いることによりECOに関する問題に新しい解決方法を提案する. 
(英) This paper proposes a new framework for the ECO after the manufacturing. More precisely, we propose a circuit model where we add Content-Addressable Memories (CAMs) to {\it Partially-Programmable Circuits (PPCs)} that were originally proposed to enhance the yield of LSIs. To utilize a PPC with CAMs for an ECO purpose, we develop a new concept called {\it Desired Functionality Conditions (DFCs)}. DFCs can be considered as an extension of SPFDs which are used to represent functional flexibilities for LUT networks. We also provide a non-trivial calculation method of DFCs. The concept of DFCs and our calculation method would be interesting on their own. We can expect our framework would be promising to provide a new way for ECO problems.
キーワード (和) ECO / PPC / / / / / /  
(英) ECO / PPC / / / / / /  
文献情報 信学技報, vol. 112, no. 320, VLD2012-64, pp. 31-36, 2012年11月.
資料番号 VLD2012-64 
発行日 2012-11-19 (VLD, DC) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2012-64 DC2012-30

研究会情報
研究会 VLD DC IPSJ-SLDM CPSY RECONF ICD CPM  
開催期間 2012-11-26 - 2012-11-28 
開催地(和) 九州大学百年講堂 
開催地(英) Centennial Hall Kyushu University School of Medicine 
テーマ(和) デザインガイア2012 -VLSI設計の新しい大地- 
テーマ(英) Design Gaia 2012 -New Field of VLSI Design- 
講演論文情報の詳細
申込み研究会 VLD 
会議コード 2012-11-VLD-DC-SLDM-CPSY-RECONF-ICD-CPM 
本文の言語 英語 
タイトル(和)  
サブタイトル(和)  
タイトル(英) Partially-Programmable Circuits with CAMs 
サブタイトル(英)  
キーワード(1)(和/英) ECO / ECO  
キーワード(2)(和/英) PPC / PPC  
キーワード(3)(和/英) /  
キーワード(4)(和/英) /  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 松尾 惇士 / Atsushi Matsuo / マツオ アツシ
第1著者 所属(和/英) 立命館大学 (略称: 立命館大)
Ritsumeikan University (略称: Ritsumeikan Univ.)
第2著者 氏名(和/英/ヨミ) 山下 茂 / Shigeru Yamashita / ヤマシタ シゲル
第2著者 所属(和/英) 立命館大学 (略称: 立命館大)
Ritsumeikan University (略称: Ritsumeikan Univ.)
第3著者 氏名(和/英/ヨミ) 吉田 浩章 / Hiroaki Yoshida / ヨシダ ヒロアキ
第3著者 所属(和/英) Fujitsu Laboratories of America (略称: Fujitsu Laboratories of America)
Fujitsu Laboratories of Amerika (略称: Fujitsu Laboratories of Amerika)
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2012-11-26 11:20:00 
発表時間 25分 
申込先研究会 VLD 
資料番号 VLD2012-64, DC2012-30 
巻番号(vol) vol.112 
号番号(no) no.320(VLD), no.321(DC) 
ページ範囲 pp.31-36 
ページ数
発行日 2012-11-19 (VLD, DC) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会