講演抄録/キーワード |
講演名 |
2012-11-26 11:20
Partially-Programmable Circuits with CAMs ○Atsushi Matsuo・Shigeru Yamashita(Ritsumeikan Univ.)・Hiroaki Yoshida(Fujitsu Laboratories of Amerika) VLD2012-64 DC2012-30 |
抄録 |
(和) |
本論文では回路製造後のECOを実現することが可能な新しいフレームワークを提案する.提案フレームワークでは,本来はLSIsの歩留まりを向上するために提案された{\it Partially-Programmable Circuits (PPCs)} にContent-Addressable Memories (CAMs) を付加した新しい回路モデルを用いる.PPCにCAMを付加した回路モデルでECOを実現するため、本論文では新しい概念である{\it Desired Functionality Conditions (DFCs)} を提案する.DFCsとは、LUTを含む回路の論理関数の自由度を表現するSPFDsをより拡張したものである.また本論文ではDFCsの自明でない計算方法についても言及する.我々のフレームワークを用いることによりECOに関する問題に新しい解決方法を提案する. |
(英) |
This paper proposes a new framework for the ECO after the manufacturing. More precisely, we propose a circuit model where we add Content-Addressable Memories (CAMs) to {\it Partially-Programmable Circuits (PPCs)} that were originally proposed to enhance the yield of LSIs. To utilize a PPC with CAMs for an ECO purpose, we develop a new concept called {\it Desired Functionality Conditions (DFCs)}. DFCs can be considered as an extension of SPFDs which are used to represent functional flexibilities for LUT networks. We also provide a non-trivial calculation method of DFCs. The concept of DFCs and our calculation method would be interesting on their own. We can expect our framework would be promising to provide a new way for ECO problems. |
キーワード |
(和) |
ECO / PPC / / / / / / |
(英) |
ECO / PPC / / / / / / |
文献情報 |
信学技報, vol. 112, no. 320, VLD2012-64, pp. 31-36, 2012年11月. |
資料番号 |
VLD2012-64 |
発行日 |
2012-11-19 (VLD, DC) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2012-64 DC2012-30 |
|