お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2013-01-11 14:45
アナログ・デジタル混載配線板における電源雑音の低減 ~ 抵抗付加法の適用 ~
馬場俊輔佐々木伸一高倉一旨松本裕章佐賀大EMCJ2012-119
抄録 (和) アナログ・デジタルLSI混載基板では,共通グランド電源層を経由したデジタル回路からアナログ回路への雑音が課題となっている.この雑音の伝達を低減する方法の一つとして,グランド電源層をスリットで分割する方法がある.しかし,アナログ・デジタル間信号線においてスリット部でのインピーダンス不整合,さらに信号線間のクロストークが増大する等の問題がある.そこで,スリットの無いベタ共通グランド層基板での雑音伝達の低減を目的に,基板端に抵抗を付加する方法の適用検討を実施した.本抵抗付加法は基板電源層からの放射雑音低減を目的に検討を進めている方法である.本手法の適用評価を2次元解析により実施した結果,共通グランド層を経由した雑音の低減にも有効であることを確認した. 
(英) In analog-digital mixed circuit boards , noises from the digital side to the analog side through GND power supply layer is one of the problems. As one of the methods to reduce noise, slit type GND power supply layer is used. It is to divide GND power supply layer with slit. However, this method has problems. One of the problems is impedance mismatch on the signal line between the analog and digital. And, another problem is increasing the crosstalk between parallel signal line. Therefore, we adjusted to attaching resistor around the circuit board. This Attached Resistor Method is proposal technique as a method reducing radiation noise from power supply layers. As a result evaluation by the simulation, we were able to make sure the effectiveness in reduction noise.
キーワード (和) プリント基板 / アナログデジタル混載配線板 / 電源雑音 / 抵抗付加法 / 整合抵抗 / / /  
(英) Printed Circuit Board / Analog-Digital mixed circuit boards / power supply noise / Resistance attaching method / Resistor for matching / / /  
文献情報 信学技報, vol. 112, no. 372, EMCJ2012-119, pp. 99-103, 2013年1月.
資料番号 EMCJ2012-119 
発行日 2013-01-03 (EMCJ) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード EMCJ2012-119

研究会情報
研究会 EMCJ  
開催期間 2013-01-10 - 2013-01-11 
開催地(和) 長崎大学 
開催地(英) Nagasaki Univ. 
テーマ(和) 通信, EMC, 一般 
テーマ(英) Communication, EMC, etc. 
講演論文情報の詳細
申込み研究会 EMCJ 
会議コード 2013-01-EMCJ 
本文の言語 日本語 
タイトル(和) アナログ・デジタル混載配線板における電源雑音の低減 
サブタイトル(和) 抵抗付加法の適用 
タイトル(英) Reduction technique for power supply noise of Analog-Digital Mixed Circuit Boards 
サブタイトル(英) Adjustment of Attached Resistor Method 
キーワード(1)(和/英) プリント基板 / Printed Circuit Board  
キーワード(2)(和/英) アナログデジタル混載配線板 / Analog-Digital mixed circuit boards  
キーワード(3)(和/英) 電源雑音 / power supply noise  
キーワード(4)(和/英) 抵抗付加法 / Resistance attaching method  
キーワード(5)(和/英) 整合抵抗 / Resistor for matching  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 馬場 俊輔 / Shunsuke Baba / ババ シュンスケ
第1著者 所属(和/英) 佐賀大学 (略称: 佐賀大)
Saga University (略称: Saga Univ)
第2著者 氏名(和/英/ヨミ) 佐々木 伸一 / Shinichi Sasaki / ササキ シンイチ
第2著者 所属(和/英) 佐賀大学 (略称: 佐賀大)
Saga University (略称: Saga Univ)
第3著者 氏名(和/英/ヨミ) 高倉 一旨 / Hitoshi Takakura / タカクラ ヒトシ
第3著者 所属(和/英) 佐賀大学 (略称: 佐賀大)
Saga University (略称: Saga Univ)
第4著者 氏名(和/英/ヨミ) 松本 裕章 / Hiroaki Matsumoto / マツモト ヒロアキ
第4著者 所属(和/英) 佐賀大学 (略称: 佐賀大)
Saga University (略称: Saga Univ)
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2013-01-11 14:45:00 
発表時間 25分 
申込先研究会 EMCJ 
資料番号 EMCJ2012-119 
巻番号(vol) vol.112 
号番号(no) no.372 
ページ範囲 pp.99-103 
ページ数
発行日 2013-01-03 (EMCJ) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会