講演抄録/キーワード |
講演名 |
2013-07-05 13:15
[招待講演]連続時間型ΔΣ変調器の高性能化手法 ~ 高効率と高SN比の実現に向けたLSI開発の取り組みを振り返って ~ ○道正志郎(パナソニック) ICD2013-37 エレソ技報アーカイブへのリンク:ICD2013-37 |
抄録 |
(和) |
CMOSLSIの微細化と共に、AD変換器も著しく高性能化されて来た。その中でも、連続時間型ΔΣ変調器の高性能化は目覚ましいものがある。連続時間型ΔΣ変調器は、使用する積分回路が連続時間型であるため、発生するノイズが非常に少なく、また信号帯域の広帯域化と低電圧化が比較的容易である事から、近年主に通信フロンドエンド用に開発が盛んである。
我々もこの変調器の開発に2008年頃から取り組み、小型化、広帯域化、低消費電力化および高分解能化等の各種課題を解決する幾つかの技術開発を行って来た。本論文では、それら取り組みを三つの試作LSIの開発過程を通して解説する。 |
(英) |
Along with miniaturization of CMOS-LSIs, analog-to-digital converters have been highly developed. Especially, performances of continuous-time delta-sigma modulators have remarkably been improved among them. Recently, they are mainly applied to front-end LSIs in communication systems, because a continuous circuit does not cause sampling noise and easily enables wideband operation. We have been developing these types of the circuits since 2008 and have developed several circuit techniques for downscaling, wider bandwidth, low power consumption and higher resolution. In this paper, we discuss those techniques for high-performance delta-sigma ADCs with three our developed modulators. |
キーワード |
(和) |
連続時間型 / Δ?変調器 / ダウンサイジング / 広帯域 / 低消費電力 / 高分解能 / / |
(英) |
Continuous-time / Delta-Sigma Modulator / downscaling / wider bandwidth / low power / high resolution / / |
文献情報 |
信学技報, vol. 113, no. 112, ICD2013-37, pp. 81-88, 2013年7月. |
資料番号 |
ICD2013-37 |
発行日 |
2013-06-27 (ICD) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
ICD2013-37 エレソ技報アーカイブへのリンク:ICD2013-37 |