講演抄録/キーワード |
講演名 |
2015-06-16 15:00
レイアウトデータを用いたテスト時の高消費電力エリア特定手法に関する研究 ○宮瀬紘平(九工大)・ザウアー マティアス・ベッカー ベルンド(フライブルク大)・温 暁青・梶原誠司(九工大) DC2015-18 |
抄録 |
(和) |
実速度スキャンテストにおける消費電力増大に関する問題は年々深刻化している.特に,瞬間的な過度の消費電力の増加は,過度なIR-dropを引き起こし誤テストの原因となる.このような誤テストを回避するためのテスト生成手法として重要なのは,消費電力およびIR-dropを正しく迅速に見積もることと,消費電力を削減することである.テスト時の過度な消費電力を見積もる手法として重要なのは,回路全体の信号値遷移の合計だけではなく,過度なIR-dropが起こりそうな箇所を特定することも重要である.本稿では,テストベクトルを用いないで,過度な電力を消費するエリアを特定する手法を提案する.IWLS2005ベンチマーク回路に対する実験では,提案手法が効果的に過度な電力を消費するエリアを特定することが可能であることを示す. |
(英) |
The problems related to power consumption during at-speed testing is becoming more serious. Particularly, excessive peak power causes excessive IR-drop, resulting in test malfunction. In order to avoid such test malfunction, fast and accurate power estimation method and power reduction method are very important. In power estimation methods, not only counting the total number of switching activity is required, but also obtaining areas where likely excessive IR-drop occurs. In this paper, we propose a method to identify high test power areas in layout design. Experimental results for IWLS benchmark circuits demonstrate that the proposed method can effectively identify areas consuming high power. |
キーワード |
(和) |
実速度テスト / テスト時の消費電力 / 誤テスト / 遷移遅延故障 / テスト生成 / / / |
(英) |
at-speed testing / power consumption during test / test malfunction / transition delay test / test generation / / / |
文献情報 |
信学技報, vol. 115, no. 86, DC2015-18, pp. 13-18, 2015年6月. |
資料番号 |
DC2015-18 |
発行日 |
2015-06-09 (DC) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
DC2015-18 |