お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2016-01-19 16:55
CPUアーキテクチャ考慮した性能モデルの導入によるデータベース高速化のためのコスト計算精度向上
田中 剛首都大東京/日立)・石川 博首都大東京VLD2015-84 CPSY2015-116 RECONF2015-66
抄録 (和) 半導体記録媒体の高速・大容量化に伴い、データベースのクエリ処理における最適な処理手順を求めるためのコスト計算ではディスクIO処理コストに対してCPU処理コストの割合が相対的に増大すると考えられる.そのため、今後はより精度の高いCPU処理コストの計算方式が求められる。そこで、データベースの主要な処理であるジョイン処理におけるCPUコストについて,CPUアーキテクチャおよびデータベースの動作を基にモデル化をし、更にCPU搭載のパフォーマンスカウンタによる統計情報を利用することにより計算精度を向上したコスト計算の方式を提案する。 
(英) Performance improvement and capacity enlargement of semiconductor record medium make the disk IO cost decrease and CPU cost increase relatively for cost calculation to search the most suitable access path of database query. Therefore a high precision cost calculation method of query execution will be required more in future. Accordingly, we propose a database join operation cost model based on CPU architecture and accuracy improving method by using statistics information measured by performance counter embedded in CPU.
キーワード (和) データベース / クエリ最適化 / CPUコスト / TPC-H / / / /  
(英) Database / Optimization / CPU Cost / TPC-H / / / /  
文献情報 信学技報, vol. 115, no. 399, CPSY2015-116, pp. 67-72, 2016年1月.
資料番号 CPSY2015-116 
発行日 2016-01-12 (VLD, CPSY, RECONF) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2015-84 CPSY2015-116 RECONF2015-66

研究会情報
研究会 VLD CPSY RECONF IPSJ-SLDM IPSJ-ARC  
開催期間 2016-01-19 - 2016-01-21 
開催地(和) 慶應義塾大学 日吉キャンパス 
開催地(英) Hiyoshi Campus, Keio University 
テーマ(和) FPGA応用および一般 
テーマ(英) FPGA Applications, etc 
講演論文情報の詳細
申込み研究会 CPSY 
会議コード 2016-01-VLD-CPSY-RECONF-SLDM-ARC 
本文の言語 日本語 
タイトル(和) CPUアーキテクチャ考慮した性能モデルの導入によるデータベース高速化のためのコスト計算精度向上 
サブタイトル(和)  
タイトル(英) Cost Estimation Method based on CPU Architecture for Relational Database Query Optimization 
サブタイトル(英)  
キーワード(1)(和/英) データベース / Database  
キーワード(2)(和/英) クエリ最適化 / Optimization  
キーワード(3)(和/英) CPUコスト / CPU Cost  
キーワード(4)(和/英) TPC-H / TPC-H  
キーワード(5)(和/英) /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 田中 剛 / Tsuyoshi Tanaka / タナカ ツヨシ
第1著者 所属(和/英) 首都大学東京/株式会社日立製作所 (略称: 首都大東京/日立)
Tokyo Metropolitan University/Hitachi,Ltd. (略称: Tokyo Metropolitan Univ./Hitachi)
第2著者 氏名(和/英/ヨミ) 石川 博 / Hiroshi Ishikawa / イシカワ ヒロシ
第2著者 所属(和/英) 首都大学東京 (略称: 首都大東京)
Tokyo Metropolitan University (略称: Tokyo Metropolitan Univ.)
第3著者 氏名(和/英/ヨミ) / /
第3著者 所属(和/英) (略称: )
(略称: )
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2016-01-19 16:55:00 
発表時間 25分 
申込先研究会 CPSY 
資料番号 VLD2015-84, CPSY2015-116, RECONF2015-66 
巻番号(vol) vol.115 
号番号(no) no.398(VLD), no.399(CPSY), no.400(RECONF) 
ページ範囲 pp.67-72 
ページ数
発行日 2016-01-12 (VLD, CPSY, RECONF) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会