お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2016-11-30 13:20
経年劣化を考慮したフロアプラン統合化高位合成手法
井川昂輝柳澤政生戸川 望早大VLD2016-68 DC2016-62
抄録 (和) 本稿では経年劣化を考慮したフロアプラン統合化高位合成手法を提案する.経年劣化の中でも特にNBTIに注目する.NBTIによる遅延変動量はパワーゲーティングにより削減できることが知られている.分散レジスタ/コントローラアーキテクチャモデルを対象に,その電源制御粒度の拡張により,配線遅延を適切に考慮しつつ経年劣化緩和に適したパワーゲーティングを可能とする.フロアプラン結果をスケジューリングやバインディングにフィードバックする反復改良合成フローの中で,コントロールデータフローグラフ中から経年劣化によりタイミング違反が起きる可能性が高いパスを抽出する.それらのパスに対する,(1)演算の実行サイクル数・データ通信タイミングを調整して経年劣化耐性を高めるスケジューリング/FUバインディング,(2)パワーゲーティング対象モジュールを定めるレジスタバインディング,(3)経年劣化を考慮したコスト関数を使用するフロアプランにより,合成回路の動作可能時間を向上させる.計算機実験により,従来手法と比較し合成クロック周期と同一のクロック周期で動作させた場合に平均8.47倍,合成クロック周期に10%のマージンを与えたクロック周期で動作させた場合に平均3.06倍の動作可能時間の向上が可能であることを確認した. 
(英) (Not available yet)
キーワード (和) 高位合成 / 経年劣化 / パワーゲーティング / 分散レジスタ/コントローラアーキテクチャ / フロアプラン / / /  
(英) / / / / / / /  
文献情報 信学技報, vol. 116, no. 330, VLD2016-68, pp. 141-146, 2016年11月.
資料番号 VLD2016-68 
発行日 2016-11-21 (VLD, DC) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2016-68 DC2016-62

研究会情報
研究会 VLD DC CPSY RECONF CPM ICD IE  
開催期間 2016-11-28 - 2016-11-30 
開催地(和) 立命館大学大阪いばらきキャンパス 
開催地(英) Ritsumeikan University, Osaka Ibaraki Campus 
テーマ(和) デザインガイア2016 -VLSI設計の新しい大地- 
テーマ(英) Design Gaia 2016 -New Field of VLSI Design- 
講演論文情報の詳細
申込み研究会 VLD 
会議コード 2016-11-VLD-DC-CPSY-RECONF-CPM-ICD-IE 
本文の言語 日本語 
タイトル(和) 経年劣化を考慮したフロアプラン統合化高位合成手法 
サブタイトル(和)  
タイトル(英) An aging aware high-level synthesis algorithm with floorplanning 
サブタイトル(英)  
キーワード(1)(和/英) 高位合成 /  
キーワード(2)(和/英) 経年劣化 /  
キーワード(3)(和/英) パワーゲーティング /  
キーワード(4)(和/英) 分散レジスタ/コントローラアーキテクチャ /  
キーワード(5)(和/英) フロアプラン /  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 井川 昂輝 / Koki Igawa / イガワ コウキ
第1著者 所属(和/英) 早稲田大学 (略称: 早大)
Waseda University (略称: Waseda Univ.)
第2著者 氏名(和/英/ヨミ) 柳澤 政生 / Masao Yanagisawa / ヤナギサワ マサオ
第2著者 所属(和/英) 早稲田大学 (略称: 早大)
Waseda University (略称: Waseda Univ.)
第3著者 氏名(和/英/ヨミ) 戸川 望 / Nozomu Togawa / トガワ ノゾム
第3著者 所属(和/英) 早稲田大学 (略称: 早大)
Waseda University (略称: Waseda Univ.)
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2016-11-30 13:20:00 
発表時間 25分 
申込先研究会 VLD 
資料番号 VLD2016-68, DC2016-62 
巻番号(vol) vol.116 
号番号(no) no.330(VLD), no.331(DC) 
ページ範囲 pp.141-146 
ページ数
発行日 2016-11-21 (VLD, DC) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会